【技术实现步骤摘要】
延时电路
[0001]本公开涉及电子电路
,具体而言,涉及一种具有较低功耗的延时电路。
技术介绍
[0002]延时电路用于对脉冲信号的上升沿和/或下降沿进行延时。在相关技术中,通常在延时电路的输入端和输出端之间设置电容,以延长上升沿信号或下降沿信号到达输出端的时间。但是这种方式会导致信号变形,且延时电路无法及时恢复初始状态,影响对下一个信号的处理,不适用于存储器等要求低功耗、高反应速度的电路设计。
[0003]在一些设计中,在输入端和输出端之间设置反相器和反馈电路,以修整输出波形,提高状态恢复速度,避免对下一个信号的处理造成影响。这种反馈电路通过对延时电路内部的电容进行充放电复位而进行状态恢复,导致电路整体功率较高。因此,需要在提高状态恢复速度的同时,降低延时电路的整体功率。
[0004]需要说明的是,在上述
技术介绍
部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
技术实现思路
[0005]本公开的目的在于提供一种延时电路,可以在 ...
【技术保护点】
【技术特征摘要】
1.一种延时电路,其特征在于,包括:输入模块,用于接收目标输入信号并将所述目标输入信号输出到第一节点,所述目标输入信号为一脉冲信号的上升沿信号或下降沿信号;输出模块,用于输出目标输出信号,所述目标输出信号为所述目标输入信号的延时信号;延时控制模块,通过所述第一节点连接所述输入模块,通过第二节点连接所述输出模块,所述延时控制模块包括至少一个延时电容单元,用于在上升沿延迟时间或下降沿延迟时间内,控制所述延时电容单元连接所述第一节点,在所述上升沿延迟时间或所述下降沿延迟时间外,控制所述延时电容单元断开与所述第一节点的连接;其中,所述上升沿延迟时间为所述目标输出信号的上升沿与所述目标输入信号的上升沿之间的延迟时间,所述下降沿延迟时间为所述目标输出信号的下降沿与所述目标输入信号的下降沿之间的延迟时间。2.如权利要求1所述的延时电路,其特征在于,所述输入模块包括第一反相器和偏置电路,所述第一反相器的输入端用于接收所述目标输入信号,所述第一反相器的输出端连接所述第一节点,用于输出第一延时信号,所述第一反相器通过所述偏置电路连接电源电压或接地,所述偏置电路用于控制流经所述第一节点的电流的变化范围基于系统PVT参数稳定在预设范围内,所述系统PVT参数包括所述延时电路的制造工艺、供电电压和工作温度中的至少一项。3.如权利要求1所述的延时电路,其特征在于,所述输出模块包括第二反相器,所述第二反相器的输入端连接所述第二节点,所述第二反相器的输出端用于输出所述目标输出信号。4.如权利要求1所述的延时电路,其特征在于,所述延时控制模块还包括缓冲单元,所述缓冲单元一端连接所述第一节点,用于接收第一延时信号,另一端连接所述第二节点,用于输出第二延时信号。5.如权利要求4所述的延时电路,其特征在于,所述延时电容单元的第一端连接所述第一节点,第二端接地,所述延时电容单元包括第一开关元件和电容,所述第一开关元件的第一端连接所述第一节点,所述第一开关元件的第二端连接所述电容的第一端,所述第一开关元件的控制端电连接所述第二节点,所述电容的第二端接地。6.如权利要求5所述的延时电路,其特征在于,所述目标输入信号为上升沿信号,所述第一开关元件为N型晶体管。7.如权利要求5所述的延时电路,其特征在于,所述目标输入信号为下降沿信号,所述第一开关元件为P型晶体管。8.如权利要求5所述的延时电路,其特征在于,所述延时电容单元还包括开关控制元件,所述第一开关元件的控制端连接所述开关控制元件的输出端,所述开关控制元件的输入端接收所述目标输入信号和所述第二延时信号。9.如权利要求8所述的延时电路,其特征在于,所述延时电容单元还包括电容准备单元,所述电容准备单元的第一端连接所述电容的第一端,所述电容准备单元的第二端连接电源电压或接地,所述电容准备单元的控制端接收所述目标输入信号。10.如权利要求9所述的延时电路,其特征在于,所述目标输入...
【专利技术属性】
技术研发人员:吴道训,尚为兵,顾艳凤,
申请(专利权)人:长鑫存储技术有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。