当前位置: 首页 > 专利查询>宁波大学专利>正文

一种适用于数字LDO的时钟产生电路制造技术

技术编号:33084953 阅读:39 留言:0更新日期:2022-04-15 10:46
本发明专利技术公开了一种适用于数字LDO的时钟产生电路,包括启动模块、状态比较模块和时钟稳定模块;该时钟产生电路采用自循环的方式控制数字LDO工作,不需要外部时钟信号。生成的时钟信号链以流水线模式在前一个模块信号处理完毕后,自动触发生成下一个模块的工作脉冲,大幅加快了电路运行速度,减小了电路的静态功耗,也避免了PVT造成的信号采样错误问题;该时钟产生电路生成的时钟频率由电路的整体延时大小决定,时钟频率可高达300MHz,可以有效地增强数字LDO电路的瞬态响应性能。增强数字LDO电路的瞬态响应性能。增强数字LDO电路的瞬态响应性能。

【技术实现步骤摘要】
一种适用于数字LDO的时钟产生电路


[0001]本专利技术涉及集成电路电源管理
,具体是一种适用于数字LDO的时钟产生电路。

技术介绍

[0002]低压差线性稳压器(Low Dropout Regulator,LDO)是电源管理芯片的重要组成部分,负责为后级电路提供稳定的直流电压。根据环路控制方式不同,LDO可以分为模拟LDO与数字LDO。模拟LDO依靠误差放大器、功率管及分压网络构成的负反馈环路,实现输出电压的稳定。随着电源电压的降低,误差放大器增益和带宽受限制。低于1V电源情况下,模拟LDO的性能将面临严峻挑战。数字LDO根据比较器的输出状态来调整功率管开启数目,实现输出电压稳定。相对于模拟LDO,数字LDO的工作电压更低,更适用于亚1V电源环境。
[0003]瞬态响应速度是数字LDO的一个关键性能指标,体现了LDO电路在负载突变下的恢复能力,其主要取决于LDO电路的时钟频率和功率管控制方法。为了提升数字LDO瞬态特性,通常采用10MHz以上的高频时钟信号。时钟由LDO外部的高频振荡器产生,通过数字I/O端口接入数字LDO。同本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种适用于数字LDO的时钟产生电路,其特征在于,包括启动模块、状态比较模块和时钟稳定模块;所述的启动模块包括第一D触发器和第一驱动器,所述的第一D触发器的复位信号端和所述的第一驱动器的输入端连接启动信号,所述的第一D触发器的输入端连接电源地,所述的第一驱动器的输出端连接所述的第一D触发器的时钟输入端;所述的状态比较模块包括第一输入端、第二输入端、第三输入端、第四输入端、第二驱动器、第三驱动器、第四驱动器、第五驱动器、第一异或门、第二异或门、第三异或门、第四异或门、第一或非门、第二或非门和与非门,所述的第一异或门的一个输入端和所述的第二驱动器的输入端连接所述的第一输入端,所述的第二驱动器的输出端连接所述的第一异或门的另一个输入端;所述的第二异或门的一个输入端和所述的第三驱动器的输入端连接所述的第二输入端,所述的第三驱动器的输出端连接所述的第二异或门的另一个输入端;所述的第三异或门的一个输入端和所述的第四驱动器的输入端连接所述的第三输入端,所述的第四驱动器的输出端连接所述的第三异或门的另一个输入端;所述的第四异或门的一个输入端和所述的第五驱动器的输入端连接所述...

【专利技术属性】
技术研发人员:钱利波辛明宇夏桦康夏银水朱樟明
申请(专利权)人:宁波大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1