嵌入式闪存器件结构及其制作方法技术

技术编号:32856036 阅读:23 留言:0更新日期:2022-03-30 19:27
本申请提供嵌入式闪存器件结构的制造方法,包括:沉积浮栅氮化硅层,刻蚀去除第一窗口区域的浮栅氮化硅层,沉积第一氧化硅层去除第二窗口区域的第一氧化硅层形成第一侧墙,刻蚀控制栅多晶硅和介质层,沉积第一氮化硅层形成第二侧墙,沉积第二层氧化硅、第二层氮化硅作为第三侧墙、第四侧墙;以浮栅氮化硅层、第一侧墙、第二侧墙、第三侧墙以及第四侧墙为硬质掩膜对浮栅多晶硅层进行第一次刻蚀;去除第四侧墙以及第三侧墙;形成字线及字线介质层;去除浮栅氮化硅层,以第一侧墙、第二侧墙以及字线介质层为刻蚀掩膜自对准对控制栅多晶硅层、介质层以及浮栅多晶硅层进行第二次刻蚀。通过增加浮栅的长度,增加了字线和浮栅的耦合率。增加了字线和浮栅的耦合率。增加了字线和浮栅的耦合率。

【技术实现步骤摘要】
嵌入式闪存器件结构及其制作方法


[0001]本申请涉及半导体存储器制作
,具体涉及一种嵌入式闪存器件结构及其制作方法。

技术介绍

[0002]在半导体集成电路器件的制造工艺中,嵌入式闪存(Embedded Flash Memory)作为存储器的一种,其发展尤为迅速,可以应用于汽车电子、工业控制和医疗产品等日常生活的各个方面。与独立式存储器产品不同,嵌入式存储器诉求是多种多样的,例如微处理器和智能卡类的产品需要低功耗的特性,汽车电子产品要求可靠性和访问速度等。
[0003]嵌入式闪存的主要特点是在不加电的情况下能长期保持存储的信息;且具有集成度高、存取速度快、易于擦除和重写等优点,因而在微机、自动化控制等多项领域得到了广泛的应用。嵌入式闪存存在字线和浮栅耦合率较低的问题,导致擦除效率较低,造成0电流和1电流窗口不足。

技术实现思路

[0004]本申请提供了一种嵌入式闪存器件结构及其制作方法,可以解决相关技术中,嵌入式闪存存在字线和浮栅耦合率较低的问题。
[0005]作为本申请的第一方面,提供一种嵌入式闪存器件本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种嵌入式闪存器件结构的制造方法,其特征在于,包括以下步骤:步骤一:提供半导体衬底,在所述半导体衬底由下至上依次形成浮栅介质层、浮栅多晶硅层、介质层、控制栅多晶硅层以及浮栅氮化硅层,刻蚀去除第一窗口区域的所述浮栅氮化硅层;步骤二:沉积第一氧化硅层并各向异性刻蚀去除第二窗口区域的所述第一氧化硅层,形成第一侧墙,刻蚀除去第二窗口区域所述控制栅多晶硅和介质层,直至露出所述浮栅多晶硅层;步骤三:沉积第一氮化硅层,并各向异性刻蚀形成第二侧墙,继续沉积第二氧化硅层并各向异性刻蚀形成第三侧墙,沉积第二氮化硅层并各向异性刻蚀形成第四侧墙;步骤四:以所述浮栅氮化硅层、所述第一侧墙、所述第二侧墙、所述第三侧墙以及所述第四侧墙为硬质掩膜对所述浮栅多晶硅层进行第一次刻蚀;步骤五:依次去除所述第四侧墙以及所述第三侧墙;步骤六:沉积字线多晶硅层形成字线,所述字线顶部形成有字线介质层;步骤七:去除所述浮栅氮化硅层,以所述第一侧墙、所述第二侧墙以及所述字线介质层为刻蚀掩膜自对准对所述控制栅多晶硅层、所述介质层以及所述浮栅多晶硅层进行第二次刻蚀...

【专利技术属性】
技术研发人员:党扬张超然张剑熊伟陈华伦
申请(专利权)人:华虹半导体无锡有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1