使用具有相互不同频率的时钟信号的测试电路制造技术

技术编号:32654046 阅读:31 留言:0更新日期:2022-03-17 11:00
本申请案涉及一种使用具有相互不同频率的时钟信号的测试电路。本文中公开一种设备,所述设备包含:串联耦合的第一和第二移位寄存器电路,所述第一和第二移位寄存器电路配置成与时钟信号同步地执行触发信号的移位操作;和时钟控制电路,其配置成当所述触发信号在所述第一移位寄存器电路中时将所述时钟信号的频率设置为第一频率,且当所述触发信号在所述第二移位寄存器电路中时将所述时钟信号的频率设置为不同于所述第一频率的第二频率。设置为不同于所述第一频率的第二频率。设置为不同于所述第一频率的第二频率。

【技术实现步骤摘要】
使用具有相互不同频率的时钟信号的测试电路


[0001]本公开涉及半导体存储器装置,且尤其涉及一种使用具有相互不同频率的时钟信号的测试电路。

技术介绍

[0002]一些半导体存储器装置(例如,动态随机存取存储器(DRAM))包含被称为mBist的测试电路,所述测试电路自动地执行芯片内部的存储器单元的测试。与具有预定频率的内部时钟信号同步地执行使用mBist的存储器单元的测试。

技术实现思路

[0003]本公开的实施例提供一种设备,其包括:串联耦合的第一和第二移位寄存器电路,所述第一和第二移位寄存器电路配置成与时钟信号同步地执行触发信号的移位操作;和时钟控制电路,其配置成当触发信号在第一移位寄存器电路中时将时钟信号的频率设置为第一频率,且当触发信号在第二移位寄存器电路中时将时钟信号的频率设置为不同于第一频率的第二频率。
[0004]本公开的另一实施例提供一种设备,其包括:第一时钟产生器,其配置成当被激活时响应于外部时钟信号产生第一时钟信号;第二时钟产生器,其配置成当被激活时产生与外部时钟信号无关的第二时钟信号;和BIST引擎本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种设备,其包括:串联耦合的第一和第二移位寄存器电路,所述第一和第二移位寄存器电路配置成与时钟信号同步地执行触发信号的移位操作;和时钟控制电路,其配置成当所述触发信号在所述第一移位寄存器电路中时将所述时钟信号的频率设置为第一频率,且当所述触发信号在所述第二移位寄存器电路中时将所述时钟信号的频率设置为不同于所述第一频率的第二频率。2.根据权利要求1所述的设备,其进一步包括配置成产生具有所述第一频率的所述时钟信号的第一振荡器电路。3.根据权利要求2所述的设备,其进一步包括配置成通过对外部时钟信号进行分频来产生具有所述第二频率的所述时钟信号的时钟分频器电路。4.根据权利要求2所述的设备,其进一步包括配置成产生具有所述第二频率的所述时钟信号的第二振荡器电路。5.根据权利要求1所述的设备,其进一步包括配置成供应有具有所述第一频率的所述时钟信号和具有所述第二频率的所述时钟信号的时钟选择器,其中所述时钟控制电路配置成产生选择信号,且其中所述时钟选择器配置成当所述选择信号处于第一状态时选择具有所述第一频率的所述时钟信号,且当所述选择信号处于第二状态时选择具有所述第二频率的所述时钟信号。6.根据权利要求1所述的设备,其进一步包括:存储器单元阵列;和存取控制电路,其配置成通过使用内部地址信号和包含第一和第二内部命令的多个内部命令来存取所述存储器单元阵列,其中从所述第一移位寄存器电路输出的所述触发信号用作所述第一内部命令,且其中从所述第二移位寄存器电路输出的所述触发信号用作所述第二内部命令。7.一种设备,其包括:第一时钟产生器,其配置成当被激活时响应于外部时钟信号产生第一时钟信号;第二时钟产生器,其配置成当被激活时产生与所述外部时钟信号无关的第二时钟信号;和BIST引擎,其配置成响应于所述第一时钟信号产生第一内部命令且响应于所述第二时钟信号产生第二内部命令。8.根据权利要求7所述的设备,其中所述BIST引擎包含配置成与所述第一时钟信号同步地执行触发信号的移位操作的第一移位寄存器电路。9.根据权利要求8所述...

【专利技术属性】
技术研发人员:上村裕
申请(专利权)人:美光科技公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1