存储器装置的混合例程制造方法及图纸

技术编号:32433684 阅读:15 留言:0更新日期:2022-02-24 18:56
本申请案涉及存储器装置的混合例程。各种应用可包含一种存储器装置,其设计成使用已修改屏蔽位线感测操作执行存储器单元串中的存储器单元的感测。所述已修改屏蔽位线感测操作包含在所述串经启用以耦合到对应于所述串的数据线的情况下对所述数据线预充电。所述已修改屏蔽位线感测操作可实施于所述存储器装置的混合初始化例程中。所述混合初始化例程可包含对应于所述存储器装置的数据线的全数据线配置的感测读取例程以及对应于其中在预充电期间启用选定串的所述数据线的屏蔽数据线配置的已修改感测读取例程。可将与所述已修改感测读取例程相关联的读取重试例程添加到所述混合初始化例程中。论述额外装置、系统和方法。系统和方法。系统和方法。

【技术实现步骤摘要】
存储器装置的混合例程


[0001]本公开的实施例大体上涉及存储器装置和存储器装置的操作,且更确切地说,涉及存储器装置的读取操作。

技术介绍

[0002]存储器装置通常提供为计算机或其它电子装置中的内部半导体集成电路。存在许多不同类型的存储器,包含易失性和非易失性存储器。易失性存储器需要电力来维持其数据,且包含随机存取存储器(RAM)、动态随机存取存储器(DRAM)或同步动态随机存取存储器(SDRAM)等等。非易失性存储器可在不被供电时保持所存储数据,且包含快闪存储器、只读存储器(ROM)、电可擦除可编程ROM(EEPROM)、可擦除可编程ROM(EPROM)、电阻可变存储器,例如相变随机存取存储器(PCRAM)、电阻式随机存取存储器(RRAM)、磁阻式随机存取存储器(MRAM)或三维(3D)XPoint
TM
存储器等等。3D XPoint存储器为具有可堆叠交叉网格数据存取阵列的非易失性存储器(NVM)技术,其中位存储是基于体电阻的改变。
[0003]快闪存储器用作广泛范围的电子应用的非易失性存储器。快闪存储器装置通常包含允许高存储器密度、高可靠性和低功耗的单晶体管、浮动栅极或电荷阱存储器单元的一或多个群组。两种常见类型的快闪存储器阵列架构包含NAND和NOR架构,所述架构以每一者的基本存储器单元配置所布置的逻辑形式来命名。存储器阵列的存储器单元通常布置成矩阵。在实例中,阵列的一行中的每一浮动栅极存储器单元的栅极耦合到存取线(例如,字线)。在NOR架构中,阵列的一列中的每一存储器单元的漏极耦合到数据线(例如,位线)。在NAND架构中,阵列的串中的每一存储器单元的漏极在源极线与数据线之间以源极到漏极方式串联耦合在一起。
[0004]在为例如个别NAND存储器裸片的存储器装置供电时,存储器装置使用初始化程序来读取存储于存储器装置中的配置参数。在NAND存储器装置可开始系统中的操作之前执行对这些配置参数的检索。从个别存储器裸片上的存储器存储读取这些配置参数的准确性对于存储器装置的操作来说是重要的。因为例如NAND存储器装置的存储器装置实施于3D架构中以比平面结构提供更大的容量,所以读取中的潜在错误源增加。提供用以解决例如存储器装置的初始化中的存储器装置的读取的准确性的增强技术可提高在存储器装置的使用期限内操作存储器装置的可靠性。

技术实现思路

[0005]本公开的一方面提供一种存储器装置,其包括:存储器阵列,其具有多个串和多个数据线,每一串包含多个存储器单元;以及存储器控制器,其包含处理电路系统,所述处理电路系统包含一或多个处理器,所述存储器控制器配置成执行包括以下各项的操作:在读取多个串中的串的存储器单元之前对多个数据线中的第一数据线预充电,所述串在存储器单元的读取期间选择性地耦合到第一数据线,其中第一数据线的相邻数据线在存储器单元的预充电和读取期间配置为第一数据线的屏蔽线;以及将串耦合到第一数据线,使得在第
一数据线的预充电期间启用串。
[0006]本公开的另一方面提供一种存储器装置,其包括:多个数据线;多个感测放大器,其耦合到多个数据线;存储器阵列,其具有多个串,其中每一串包含多个存储器单元和漏极侧选择栅极(SGD);以及存储器控制器,其包含处理电路系统,所述处理电路系统包含一或多个处理器,所述存储器控制器配置成执行包括以下各项的操作:激活多个串中的串的SGD以将所述串耦合到多个数据线中的第一数据线,使得在第一数据线的预充电期间启用所述串;以及在读取串的存储器单元之前在串经启用的情况下对第一数据线预充电,其中在存储器单元的预充电和读取期间,第一数据线的相邻数据线配置为第一数据线的屏蔽线。
[0007]本公开的另一方面提供一种操作存储器装置的方法,其中所述方法包括:在存储器装置的初始化块上执行第一感测读取例程,所述第一感测读取例程对应于存储器装置的数据线的全数据线配置,使得同时感测对应于初始化块的串的数据线和所述数据线的相邻数据线;以及响应于确定执行第一感测读取例程失败,在初始化块上执行第二感测读取例程,所述第二感测读取例程对应于数据线的屏蔽数据线配置,其中预充电及感测对应于初始化块的串的数据线且数据线的相邻数据线在预充电和感测期间配置为数据线的屏蔽线,其中在数据线的预充电期间启用初始化块的串。
附图说明
[0008]未必按比例绘制的图式通过实例而非作为限制大体上说明本文件中论述的各种实施例。
[0009]图1A说明根据各种实施例的屏蔽位线感测配置中的数据线相对于感测放大器的实例布置。
[0010]图1B说明根据各种实施例的全位线感测配置中的数据线相对于感测放大器的实例布置。
[0011]图2说明根据各种实施例的具有NAND存储器裸片串的数据线相对于感测放大器的入口的布置。
[0012]图3说明根据各种实施例的利用在图2的结构的组件处的所施加信号和电压响应的典型屏蔽位线感测操作。
[0013]图4说明根据各种实施例的利用在图2的结构的组件处的所施加信号和电压响应的典型全位线感测操作。
[0014]图5为根据各种实施例的耦合到数据线的实例NAND串的表示。
[0015]图6A说明根据各种实施例的展示通过数据线触点耦合到支柱的两个数据线的实例三维存储器结构的横截面。
[0016]图6B说明根据各种实施例的图6A的实例三维存储器结构的俯视图。
[0017]图6C说明根据各种实施例的因相对于实例3D存储器结构的模式相依性耦合而导致的劣化。
[0018]图7展示根据各种实施例的类似于图6A到6C的论述的实例数据线触点和数据线的表示,其指示数据线触点在局部表面区域中显著大于数据线。
[0019]图8说明根据各种实施例的在将全位线感测并入到屏蔽位线感测中以形成已修改屏蔽位线感测过程的感测程序中图2的结构中的数据线的实例预充电。
[0020]图9说明根据各种实施例的利用在图8的结构的组件处的所施加信号和电压响应的具有处于非浮动状态中的数据线和对应串的已修改屏蔽位线感测操作。
[0021]图10为根据各种实施例的实例混合初始化例程的流程图。
[0022]图11A到11C说明根据各种实施例的用以改进混合初始化感测的实例增强。
[0023]图12说明根据各种实施例的包含具有多个存储器单元的存储器阵列以及可操作以提供实例存储器装置的混合初始化和关于存储器阵列的存储器单元的已修改屏蔽位线感测的一或多个电路或组件的实例存储器装置的功能框图。
[0024]图13为根据各种实施例的操作存储器装置的混合初始化例程的实例方法的特征的流程图。
[0025]图14说明根据各种实施例的具有构造成可操作以提供相应存储器装置的混合初始化以及相对于这些存储器装置的存储器单元的已修改屏蔽位线感测的一或多个存储器装置的实例机器的框图。
具体实施方式
[0026]以下详细描述参考借助于说明展示可实施的各种实施例的附图。这些实施例通过足够的细节描述以使得所属领域的技术人本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种存储器装置,其包括:存储器阵列,其具有多个串和多个数据线,每一串包含多个存储器单元;以及存储器控制器,其包含处理电路系统,所述处理电路系统包含一或多个处理器,所述存储器控制器配置成执行包括以下各项的操作:在读取所述多个串中的串的存储器单元之前对所述多个数据线中的第一数据线预充电,所述串在所述存储器单元的所述读取期间选择性地耦合到所述第一数据线,其中所述第一数据线的相邻数据线在所述存储器单元的所述预充电和读取期间配置为所述第一数据线的屏蔽线;以及将所述串耦合到所述第一数据线,使得在所述第一数据线的所述预充电期间启用所述串。2.根据权利要求1所述的存储器装置,其中在所述第一数据线的所述预充电期间启用的所述串在所述预充电之后的感测阶段期间保持耦合到所述第一数据线。3.根据权利要求1所述的存储器装置,其中所述预充电为所述存储器装置的初始化期间的预充电阶段。4.根据权利要求1所述的存储器装置,其中所述操作包含在所述存储器装置的初始化例程期间,将所述存储器装置设定为以在所述第一数据线的预充电和感测期间所述第一数据线的所述相邻数据线操作为所述第一数据线的屏蔽线的架构操作。5.根据权利要求1所述的存储器装置,其中所述操作包含所述存储器装置的初始化块上的混合初始化例程,其中所述混合初始化例程包含对应于所述存储器装置的数据线的全数据线配置的感测读取例程、对应于其中在预充电期间启用选定串的所述数据线的屏蔽数据线配置的已修改感测读取例程以及与所述已修改感测读取例程相关联的读取重试例程。6.根据权利要求1所述的存储器装置,其中所述存储器阵列为具有用于所述存储器装置的初始化的所述存储器阵列的分配的三维阵列。7.一种存储器装置,其包括:多个数据线;多个感测放大器,其耦合到所述多个数据线;存储器阵列,其具有多个串,其中每一串包含多个存储器单元和漏极侧选择栅极SGD;以及存储器控制器,其包含处理电路系统,所述处理电路系统包含一或多个处理器,所述存储器控制器配置成执行包括以下各项的操作:激活所述多个串中的串的所述SGD以将所述串耦合到所述多个数据线中的第一数据线,使得在所述第一数据线的预充电期间启用所述串;以及在读取所述串的存储器单元之前在所述串经启用的情况下对所述第一数据线预充电,其中在所述存储器单元的所述预充电和读取期间,所述第一数据线的相邻数据线配置为所述第一数据线的屏蔽线。8.根据权利要求7所述的存储器装置,其中所述操作包含在所述存储器装置的初始化期间,将所述存储器装置设定为以所述第一数据线的所述相邻数据线操作为所述第一数据线的屏蔽线的架构操作。9.根据权利要求8所述的存储器装置,其中所述设定是响应于在所述存储器阵列的初
始化块上执行初始化例程。10.根据权利要求7所述的存储器装置,其中所述操作包含所述存储器阵列的初始化块上的初始化例程,其中所述初始化块具有多个串,其中每一串具有多...

【专利技术属性】
技术研发人员:S
申请(专利权)人:美光科技公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1