电阻网络例如电阻梯形网络及其制造方法技术

技术编号:3238968 阅读:180 留言:0更新日期:2012-04-11 18:40
本发明专利技术涉及电阻网络(2)例如电阻梯形网络,包含至少一个电阻体(4),该电阻体具有位于第一分接头和第二分接头之间的至少一列(6)分接头(8),其中,在使用中,至少两个分接头可与各自的第一和第二参考输入电位源相连,并且其中至少一列分接头的各分接头可被用于通过与相关分接头相连的接触区域输出输出电位,其中电阻网络(4)包含多个子电阻体(5),其中各子电阻体(5)与一列(6)分接头(8)相连,并且其中子电阻体(5)之间的唯一的电连接是由通过与子电阻体(5)相连的分接头(8)的电连接建立的。此外,本发明专利技术涉及用于制造电阻网络(2)例如电阻梯形网络的方法。(*该技术在2023年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及电阻网络例如电阻梯形网络,该网络包含至少一个电阻体其中至少包含一个电阻体,该电阻体至少具有一列位于第一分接头和第二分接头之间的分接头,其中在使用中,至少两个分接头可分别与第一和第二参考输入电位源相连,并且其中至少一列分接头的各分接头可被用于通过与相关分接头相连的接触区域输出输出电位。此外,本专利技术涉及用于制造电阻网络例如电阻梯形网络的方法,包含下述步骤制造一个电阻网络,该电阻网络包含一个带有至少一列分接头的电阻体,其中所述分接头位于第一分接头和第二分接头之间。所述电阻网络以及所述用于制造这种电阻网络的所述方法在实际应用中是众所周知的。电阻网络的分接头可与(金属)接触区域相连,该解除区域与金属连接线相连。通常,金属极板被用于形成接触区域。参考输入电位源或参考电压源可通过各自的金属连接线与各自的接触区域相连,所述各自接触区域与各自的第一和第二分接头相连。其次,输出电位或输出电压可通过金属连接线输出,该金属连接线与接触区域相连,所述接触区域与第一分接头和第二分接头之间的分接头相连。这样,所述参考输入电位的一连串精确地分支(局部)电位可被电阻网络产生。例如,所述电阻网络可被用在A/D(模数)D/A(数模)转换器中。为了获得具有高度线形度的转换器,使用具有高线形度的电阻网络是很重要的。因此,相连的分接头之间的电阻体部分的电阻抗必须基本上相等。电阻体的不同部分的电阻抗差被称为电组网络的失配或电阻网络元件的失配。本专利技术的主要目标是最小化这种失配。有数种原因会导致此前讨论的失配。第一种可能的原因是在电阻体中局部不规则的存在。这种不规则的实例为边缘粗糙或,在半导体网络中,掺杂浓缩中的局部断裂。这些不规则在制造期间发生,特别是在电阻体的区域中或周边发生。所述不规则主要具有随机统计学特征。第一种遏制所述失配的方法是建立相当大物理尺寸的电阻体。因此,所述不规则的相关影响就减少了,并且所述失配也因此减少了。上述第一种方法的缺点是所述电阻体的物理尺寸必须增加。增加电阻体的物理尺寸与梯形网络小型化的发展,例如半导体电阻梯形网络的发展是相反的。大的梯形网络需要相当多的硅材料以及其所在装置上相当大的空间。此外,这些种类的电阻梯形会受累于寄生电容。因此,这些高精密度的梯形网络是相对不切实际、昂贵并且运行缓慢的。本专利技术的一个目标是提供相对廉价的高精密度且物理尺寸相对较小的电阻网络。因此,根据本专利技术的电阻网络其特征为电阻体包含多个子电阻体,其中各子电阻体与一列分接头相连,并且其中子电阻体之间唯一的电连接为通过与子电阻体相连的分接头的电连接。这样,电阻体区域及其周边在保持了基本相同的物理尺寸的同时被有效地扩大了。所述区域或周边包含了相对较大的不规则性,该部规则性是统计平均的。因此,在制造过程中不可避免的不规则性的实际影响,被有效减小了。失配的第二个原因是子电阻体中的电流在分接头的附近和/或其中会受到干扰。本专利技术的实施例的目的是减少由于第二个原因引起的失配。因此,根据本专利技术的电阻网络的实施例其特征在于各子电阻体具有至少一列分接头,其中所述列分接头的各分接头是例如相关子电阻体的T形或S形突出部分的末端。对于这种结构,通过子电阻体的电流基本上不受输出电位的影响,该输出电位通过各自分接头、与分接头相连的接触区域、以及与接触区域相连的金属连接线输出。失配的第三个原因是由在一列分接头的连续列位置之间的电阻体部分的不可避免的不同电阻值形成的。一列分接头中的分接头的列位置是由表明所述分接头关于分接头列的第一分接头和第二分接头的的位置的相对位置的(整数)值定义的。电阻体部分的电阻抗值的所述差异是分接头放置错误的结果。本专利技术的一个目标是提供本专利技术的一个实施例,其中第三种原因的影响被降低了。此目标是通过根据本专利技术的梯形网络改进实施例实现的,其特征在于第一个子电阻体的第一列分接头的多个分接头与第二个子电阻体的第二列分接头的多个分接头相连,其中,并且其中第二列的多个分接头的各分接头只与第一列的多个分接头之一相连,并且其中第一列的各分接头关于第二列的分接头的列位置移动至少一个列位置,其中第二列的分接头与第一列的分接头相连。在制造期间,分接头根据相应的列位置与子电阻体相连。如果所述电阻梯形网络是半导体电路,那么上述方法能够例如通过屏蔽技术实现。在这种情况下,分接头在不同子电阻网络中的放置错误,而不是对等的列位置,是相关的。现在,通过连接不同子电阻体的分接头,其中分接头相互移动至少一个列位置,放置错误的影响就大大降低了。这样,电阻网络就获得了高线性度。这些电阻网络可被特别用在具有高线性度和/或高精确度的A/D(模数)和D/A(数模)转换器中。根据本专利技术的电阻网络的一个实施例,其特征为在电阻网络之间通过分接头的各自连接是在电阻网络的制造期间,在关于各自分接头的不同任意位置处形成的。由于通过分接头的连接处于制造位置,所以根据本专利技术的此实施例所述失配备进一步减小了,产生了具有相对高精确度的电阻网络。根据本专利技术的方法,其特征是所述方法还包含下述步骤-产生多个用于形成电阻体的子电阻体,其中所述子电阻体相互电绝缘,且其中各子电阻体与至少一列分接头相连;-将第一子电阻体的第一列分接头的多个分接头与第二子电阻体的第二列分接头的多个分接头电相连,其中第一列的多个分接头的各分接头只与第二列的多个分接头的一个分接头相连,且其中第二列的多个分接头的各分接头只与第一列的多个分接头的一个分接头相连。根据本专利技术的电阻网络可使用这种方法制造。为了说明的目的,用于实现本专利技术的特定方式在附图中示出附图说明图1示出了根据本专利技术的电阻网络的第一个实施例的一部分的示意图;图2示出了图1种所示的第一实施例的一部分的示意图;图3示出了根据本专利技术的电阻网络的第二实施例的中间阶段的示意图;图4a示出了第二实施例的第一最终变体的示意图;图4b示出了第二实施例的第二最终变体的示意图;和图5示出了图3和图4所示的第二实施例的一部分的示意图。图1示出了形成电阻梯形网络的电阻网络2。所述电阻网络2包含一个电阻体4,该电阻体包含子电阻体5.k(k=1,...,4)。所述电阻网络2还包含分接头列6.i,(i=1,...,5)。各分接头列6.i,(i=1,...,5)与所述电阻体4相连,且包含分接头8.i.j(i=1,...,5;j=1,...,J)。标记i表示分接头列6.i的号码,标记j表示相关分接头8.i.j在第i列6.i中的列位置。因此,在此实施例中,分接头在某种程度上位于矩阵结构中。分接头列6.i中的分接头位于第一分接头8.i.1和第二分接头8.i.J(i=1,...,5)之间。此外,在此实施例中,电阻体4包含用于连接电阻体4与第一参考输入电位的第一电源分接头10.k(k=1,...,4)以及用于连接电阻体4与第二参考输入电位的第二电源分接头(在图1中未示出)。因此,电源分接头10.k(k=1,...,4)通常与相同的参考电位源相连。应该注意,所述参考输入电位还能够向第一分接头和最后一个分接头馈电。各分接头,且特别是各分接头8.i.j(i=1,...,5;j=1,...,J),可被用于输出输出电位。所述分接头8.i.j(i=1,...,5;固定j)通过金属连接线12.j相连,这样分接头8.i.j(i本文档来自技高网...

【技术保护点】
一种电阻网络(2),例如电阻梯形网络,至少包含一个电阻体(4),该电阻体具有位于第一分接头和第二分接头之间的至少一列(6)分接头(8),其中,在使用中,至少两个分接头可与各自的第一和第二参考输入电位源相连,并且其中至少一列分接头的各分接头可被用于通过与相关分接头相连的接触区域输出输出电位,其特征为,电阻网络(4)包含多个子电阻体(5),其中各子电阻体与一列(6)分接头(8)相连,并且其中子电阻体(5)之间唯一的电连接为通过与子电阻体(5)相连的分接头(8)的电连接。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:HP图恩豪特G胡格扎亚德M维特雷格特
申请(专利权)人:NXP股份有限公司
类型:发明
国别省市:NL[荷兰]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1