带低阻薄层衬底的高压硅管及制法制造技术

技术编号:3223603 阅读:148 留言:0更新日期:2012-04-11 18:40
一种对具有单层衬底结构的高压半导体硅管制造方法的改进,通过背面掺杂等工艺,在衬底高阻层背面形成低阻薄层,有效地减小了接触电阻,增加了功能,简化了工艺,减少了加工中的碎片率,制成一种具有低阻薄层衬底结构的新型高压半导体硅管。(*该技术在2009年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术是关于高压半导体硅管(包括高压硅二极管、高压硅晶体管、高压硅晶闸管)及其制造方法的专利技术。本专利技术属于半导体器件
现有的高压半导体硅管一般是在具有双层结构的硅单晶衬底上制成的,上层为高阻层,起支撑电压的作用;下层是低阻层,起减小导通电阻的作用。管芯制作在高阻层上。低阻层的导电类型与高阻层的导电类型可以是同型的,也可以是反型的。同型的双层衬底结构为N-/N+,P-/P+形式;反型的双层衬底结构为N-/P+,P-/N+形式。低阻层可以是单层的,也可以是双层的。双层低阻层的上层是具有过度性质的亚低阻薄层,双层低阻层的下层是电阻率比亚低阻层更低的低阻层,导电类型与亚低阻层反型。具有双层低阻层的衬底结构为N-/N/P+,P-/P/N+,N-/P/N+,P-/N/P+形式。我们把亚低阻层和低阻层统称为低阻层。双层结构的硅单晶衬底一般采用两种方法制成。一种是采用外延工艺,在低阻硅单晶片上生长高阻外延层,外延层的厚度随额定击穿电压增高而增加。另一种是采用扩散工艺,对高阻硅单晶片进行长时间的高温掺杂扩散,两面形成低阻层,磨去一面。1987年日本专利J62221-122A公布了一种新方法,把两片硅单晶片直接密接在一起,经过高温处理形成一体,制成双层结构衬底。以上三种方法不仅工艺复杂,成本高,而且质量不易保证。衬底制备是各类高压硅管制作中普遍遇到的难题。用上述方法制成的衬底低阻层一般都比较厚(在几十微米以上)。以上几种方法的共同特点是先制成具有双层结构的衬底,然后在双层结构的衬底上制作管芯。管芯工艺要经过相当长时间的高温,使衬底下部低阻层的杂质往上扩散,一般可以扩散几个微米。本专利技术人曾提供过一种新的制造方法,不用外延片,直接在高阻硅单晶片上制造管芯,再通过芯片减薄和薄片加工,减少高阻层的厚度,从而降低了晶体管的导通电阻,省去了低阻层,将双层结构改为单层结构衬底。由于是把带有管芯的硅单晶片同底托片粘接成复合片,对复合片进行加工,因而可以把衬底做得很薄,由传统的200至300微米,降到30至150微米。这种方法可以提高晶体管的高压性能,降低成本。为此,本专利技术人已申报两项中国专利-“高压垂直扩散场效应管及其制法”(专利申请号88106151.4)和“具有单层衬底结构的高压晶体管”(专利申请号88213133.8)。这种制造方法虽然有其独特的优点,但仍存在着工艺较繁,成品率不够高(尤其在高阻层衬底减薄后,再与第二个底托片粘接加工时,容易碎片)等不足。而且所制成的单层衬底晶体管,由于没有低阻层,在高阻层与外接金属层之间的接触电阻偏大。本专利技术是针对本专利技术人上述专利技术的不足所做的进一步改进。本专利技术的目的在于通过对具有单层衬底结构的高压半导体硅管及其制造方法的改进,提供一种新的制造高压半导体硅管的工艺方法,通过背面掺杂工艺(可以采用离子注入方式或合金化方式),在高阻层衬底底部形成一个低阻薄层,使得低阻层与外接金属层之间的接触电阻大大减小。而且,整个的制造工艺更为简化。对于具有反型低阻层和双层低阻层的衬底结构,如N-/P+,P-/N+,N-/N/P+,P-/P/N+,N-/P/N+,P-/N/P+等形式,衬底下部形成PN结,在PN结正向通导时,会有大量少数载流子注入高阻区,从而显著地降低了导通电阻。使高压硅管具有背面电导调制的功能。为了便于说明,先对附图加以介绍,然后结合附图对本专利技术作具体介绍。 附图说明(以VDMOS晶体管为例)图1,在带有管芯的硅单晶片的正面各个管芯之间,锯出划片槽。1带有管芯的硅单晶片,正面向上。I图1的局部放大图。2划片槽3N+扩散区4P型扩散区5栅氧6多晶硅7栅电极8源电极 9高阻硅单晶衬底图2,粘成复合片。10粘接剂(如光刻胶等)11底托片(如双面磨片的厚硅片)12粘接剂(如白蜡等)13贴片盘图3,研磨减薄,抛光。17芯片图4、离子注入掺杂。14低阻薄层-本图是由离子注入掺杂形成的低阻薄层(本专利技术也可以指背面合金化时掺杂形成的低阻薄层)。图5,淀积金属。15淀积形成的金属层(即成品的漏电极)图6,具有低阻薄层衬底结构的高压硅管(此处为VDMOS晶体管)。图7,具有单层衬底结构的高压硅管(此处为VDMOS晶体管)。图8,传统的高压硅管(此处为VDMOS晶体管)。16衬底的低阻厚层下面以VDMOS晶体管为例,结合附图对本专利技术提供的制造方法和制成的具有低阻薄层衬底结构的高压硅管加以说明。本专利技术制造方法的工艺过程为1、采用常规工艺,以高阻硅单晶片为衬底制作高压管芯,制成带有管芯的硅单晶片1。2、划片(见图1)。在带有管芯的硅单晶片1的正面各个管芯之间,划出划片槽2,槽深度D相当于研磨减薄后芯片的厚度,因而不会划透将管芯分离。D根据不同管型的耐压要求确定D=d1+d2+d3。d1是所用的高阻衬底在额定电压下PN结势垒的宽度,d2为抛光的去除厚度,若不抛光,则d2为研磨造成的损伤层厚度,d3是加工余量。3、粘接复合片(见图2)。将锯好划片槽2的硅单晶片1的正面,用粘接剂10与底托片11粘接在一起,形成复合片,再用粘接剂12将底托片11与贴片盘13粘接起来。4、研磨、抛光(见图3)。对硅单晶片1的背面进行研磨,一般会使划片槽2显露,各个管芯互相分开,形成许多小芯片17(各个芯片17与底托片11仍粘在一起)。然后对各个芯片17的背面进行抛光,除去研磨时产生的损伤层。对于同型注入,为简化工艺,也可以不抛光。5、背面掺杂。本例是采用离子注入方式(见图4)。对抛光后的芯片17的高阻衬底9的背面进行离子注入掺杂,形成离子注入掺杂薄层14,其厚度一般小于2微米。目前,生产型的离子注入机,其注入能量较低,因此注入射程较浅,一般小于2微米。若使用科研用的高能加速器进行离子注入,其射程可以超过2微米,能达到5-10微米,甚至更深。相应于不同类型的高压硅管,用于离子注入的杂质源可以是单一型的(施主杂质或受主杂质),也可以是复合式的(施主杂质和受主杂质都用)。注入方式可以是同型注入(即注入杂质类型同原高阻衬底导电类型相同),也可以是反型注入(即注入杂质类型与原高阻衬底导电类型相反)。反型注入在芯片17的高阻衬底9与低阻薄层14的界面上形成PN结,使制成的高压管在导通时有大量的载流子从低阻薄层14注入高阻衬底9,产生电导调制效应,大大降低导通电阻。采用复合式注入,在低阻层与亚低阻层的界面上形成PN结,使制成的高压管在导通时同样具有电导调制效应。在注入过程中,注入能量可以是恒定的,也可以是变化的(例如取阶梯形式)。在每个层次上的注入剂量一般为1×1015/cm2至1×1016/cm2。根据管子参数要求,注入剂量也可以大些或小些。根据注入的杂质类型、注入能量和注入剂量的不同,低阻薄层14可以是单层的,如N+型、P+型,也可以是双层的,如N/P+型、P/N+型等。由于离子注入在管芯工艺基本完成之后进行的,为了不影响管芯中的铝布线和铝电极,不能采用通常的高温退火(800℃以上),而要采用低温退火(430-560℃)。退火可使注入杂质激活,形成低阻薄层14。低阻退火可在合金化过程中同时进行。由于退火温度低,杂质的扩散系数小,退火所时间也不长,一般取10-20分钟,使得在退火过程中,杂质的扩散很小。因而在退火以后,管芯衬底的低阻本文档来自技高网...

【技术保护点】
一种高压硅管的制造方法,以高阻硅单晶片为衬底用常规工艺制造管芯,然后将带有管芯的硅单晶片1与底托片11用粘接剂10粘接在一起形成复合片,对复合进行加工,将硅单晶片1背面减薄和加工,其特征在于:a、在同底托片11粘接形成复合片之前,先在带 有管芯的硅单晶片1的正面各个管芯之间划片槽2;b、带有管芯的硅单晶片1背面研磨减薄后,对芯片17的高阻衬底9的背面进行掺杂。

【技术特征摘要】
1.一种高压硅管的制造方法,以高阻硅单晶片为衬底用常规工艺制造管芯,然后将带有管芯的硅单晶片1与底托片11用粘接剂10粘接在一起形成复合片,对复合片进行加工,将硅单晶片1背面减薄和加工,其特征在于a、在同底托片11粘接形成复合片之前,先在带有管芯的硅单晶片1的正面各个管芯之间划出划片槽2;b、带有管芯的硅单晶片1背面研磨减薄后,对芯片17的高阻衬底9的背面进行掺杂。2.如权利要求1所述的制造方法,其特征在于芯片17的高阻衬底9的背面掺杂方法是离子注入法。3.如权利要求1所述的制造方法,其特征在于芯片17的高阻衬底9的背面掺杂方法是采用含有足量施主或受主杂质的金属同芯片背面合金化法。4.如权利要求1所述的制造方法,其特征在于带有管芯的硅单晶片1背面研磨减薄后,对芯片17的高阻衬底9的背面进行表面抛光,然后再进行掺杂。5.如权利要求1、2所述的制造方法,其特征在于离子注入掺杂后采用低温退火(430-560℃)。6....

【专利技术属性】
技术研发人员:李思敏
申请(专利权)人:北京市半导体器件研究所
类型:发明
国别省市:11[中国|北京]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利