显示面板及显示装置制造方法及图纸

技术编号:32138477 阅读:19 留言:0更新日期:2022-02-08 14:31
本实用新型专利技术实施例公开了一种显示面板及显示装置。该显示面板包括衬底基板;第一晶体管和第二晶体管,第一晶体管与第二晶体管形成于衬底基板上,第一晶体管包括第一有源层、第一栅极、第一源极和第一漏极,第一有源层包含硅;第二晶体管包括第二有源层、第二栅极、第二源极和第二漏极,第二有源层包含氧化物半导体;第二有源层位于第一有源层背离衬底基板的一侧;在垂直于衬底基板的方向上,第一栅极与第一有源层之间的间距为D1,第二栅极与第二有源层之间的间距为D2,其中,D1<D2;显示面板包括像素电路和为像素电路提供驱动信号的驱动电路,其中,驱动电路包括第二晶体管,且像素电路包括第一晶体管或者驱动电路包括第一晶体管。管。管。

【技术实现步骤摘要】
显示面板及显示装置


[0001]本技术实施例涉及显示
,尤其涉及一种显示面板及显示装置。

技术介绍

[0002]随着科学技术的不断发展,越来越多的具有显示功能的电子设备被广泛的应用于人们的日常生活以及工作当中,为人们如日常生活以及工作带来了巨大的便利,成为当今人们不可或缺的重要工具。
[0003]电子设备实现显示功能的重要部件是显示面板。显示面板一般包括像素电路和为像素电路提供驱动信号的驱动电路。像素电路和驱动电路内均设置有晶体管,晶体管常使用铟镓锌氧化物(indium gallium zinc oxide,IGZO)作为有源层,来减小晶体管中的漏流。然而由于铟镓锌氧化物材料对于外界环境中的氢元素、水氧含量等较为敏感,所以当像素电路和/或驱动电路中内的晶体管采用IGZO材料作为有源层时,IGZO有源层可能会受到显示面板中的有机膜层中的氢元素以及水氧等侵蚀,影响IGZO晶体管的性能,进而对驱动电路和/或像素电路的性能产生影响。

技术实现思路

[0004]有鉴于此,本技术实施例提供一种显示面板及显示装置,以解决现有技术中IGZO晶体管的性能受到影响,进而影响驱动电路和/或像素电路的性能的问题。
[0005]本技术实施例的一方面提供了一种显示面板,该显示面板包括
[0006]衬底基板;
[0007]第一晶体管和第二晶体管,所述第一晶体管与所述第二晶体管形成于所述衬底基板上,所述第一晶体管包括第一有源层、第一栅极、第一源极和第一漏极,所述第一有源层包含硅;所述第二晶体管包括第二有源层、第二栅极、第二源极和第二漏极,所述第二有源层包含氧化物半导体;所述第二有源层位于所述第一有源层背离所述衬底基板的一侧;
[0008]在垂直于所述衬底基板的方向上,所述第一栅极与所述第一有源层之间的间距为D1,所述第二栅极与所述第二有源层之间的间距为D2,其中,D1<D2;
[0009]所述显示面板包括像素电路和为所述像素电路提供驱动信号的驱动电路,其中,所述驱动电路包括所述第二晶体管,且所述像素电路包括所述第一晶体管或者所述驱动电路包括所述第一晶体管。
[0010]本技术实施例的另一方面还提供了一种显示装置,该显示装置包括上述的显示面板。
[0011]本技术实施例提供的显示面板包括第一晶体管和第二晶体管,第一晶体管的第一有源层包含硅,第二晶体管的第二有源层包含氧化物半导体,第二有源层位于第一有源层背离衬底基板的一侧,通过设置第一栅极与第一有源层之间的间距小于第二栅极与第二有源层之间的间距,既可以对第二有源层进行保护,防止氢元素以及水氧等侵蚀第二有源层,保证第二晶体管性能良好;同时保证第一晶体管中的载流子迁移性能,进而保证第一
晶体管性能良好,如此实现提升驱动电路性能和像素电路的性能的效果。
附图说明
[0012]通过阅读参照以下附图所作的对非限制性实施例所作的详细描述,本申请的其它特征、目的和优点将会变得更明显:
[0013]图1是本技术实施例提供的一种显示面板的膜层结构示意图;
[0014]图2是本技术实施例提供的一种显示面板的结构示意图;
[0015]图3是本技术实施例提供的一种像素电路的结构示意图;
[0016]图4是本技术实施例提供的一种扫描驱动单元的结构示意图;
[0017]图5是本技术实施例提供的第一有源层和第二有源层对比的结构示意图;
[0018]图6是本技术实施例提供的第一有源层和第二有源层对比的结构示意图;图7是本技术实施例提供的又一种显示面板的膜层结构示意图;
[0019]图8是本技术实施例提供的又一种显示面板的膜层结构示意图;
[0020]图9是本技术实施例提供的又一种显示面板的膜层结构示意图;
[0021]图10是本技术实施例提供的又一种显示面板的膜层结构示意图;
[0022]图11是本技术实施例提供的又一种显示面板的膜层结构示意图;
[0023]图12是本技术实施例提供的又一种显示面板的膜层结构示意图;
[0024]图13是本技术实施例提供的又一种显示面板的膜层结构示意图;
[0025]图14是本技术实施例提供的又一种显示面板的膜层结构示意图;
[0026]图15是本技术实施例提供的一种显示装置的结构示意图。
具体实施方式
[0027]下面结合附图和实施例对本技术作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本技术,而非对本技术的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本技术相关的部分而非全部结构。
[0028]图1是本技术实施例提供的一种显示面板的膜层结构示意图,如图1所示,本技术实施例提供的显示面板100包括衬底基板10;第一晶体管20和第二晶体管30,第一晶体管20与第二晶体管30形成于衬底基板10上,第一晶体管20包括第一有源层21、第一栅极22、第一源极23和第一漏极24,第一有源层21包含硅;第二晶体管30包括第二有源层31、第二栅极32、第二源极33和第二漏极34,第二有源层31包含氧化物半导体;第二有源层31位于第一有源层21背离衬底基板10的一侧。其中,图1中的第一晶体管20和第二晶体管30均以为顶栅晶体管为例,即第一栅极22位于第一有源层21背离衬底基板10的一侧,第二栅极32位于第二有源层31背离衬底基板10的一侧。此外,图1所示的第一晶体管20中的第一源极23和第一漏极24和第二晶体管30中的第二源极33和第二漏极34位于同一膜层,即第一源极23、第一漏极24、第二源极33和第二漏极34采用同一工艺制备形成,如此,可以简化工艺步骤,提高显示面板的制备效率,但是,可以理解的是,第一晶体管20和第三晶体管30的具体膜层位置关系并不限于图1所示,本领域技术人员可以根据实际情况进行设置。
[0029]在垂直于衬底基板10的方向上,第一栅极22与第一有源层21之间的间距为D1,第二栅极32与第二有源层31之间的间距为D2,其中,D1<D2;显示面板100包括像素电路(图1
中未示出)和为像素电路提供驱动信号的驱动电路40,其中,驱动电路40包括第二晶体管30,且像素电路包括第一晶体管20或者驱动电路40包括第一晶体管20。其中,图1以驱动电路40包括第一晶体管20为例。
[0030]需要说明的是,本申请中,第一晶体管20和第二晶体管30可以为驱动电路中的晶体管,即驱动电路50包括第一晶体管20或者第二晶体管30;此外,第一晶体管20和第二晶体管30也可以为像素电路中的晶体管,即像素电路包括第一晶体管20或者第二晶体管30,如第二晶体管30位于像素电路中,其可以为驱动晶体管,也可以为开关晶体管。
[0031]示例性的,图2是本技术实施例提供的一种显示面板的结构示意图,如图2所示,显示面板100包括显示区AA和非显示区N本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种显示面板,其特征在于,包括衬底基板;第一晶体管和第二晶体管,所述第一晶体管与所述第二晶体管形成于所述衬底基板上,所述第一晶体管包括第一有源层、第一栅极、第一源极和第一漏极,所述第一有源层为低温多晶硅有源层;所述第二晶体管包括第二有源层、第二栅极、第二源极和第二漏极,所述第二有源层为IGZO有源层;所述第二有源层位于所述第一有源层背离所述衬底基板的一侧;在垂直于所述衬底基板的方向上,所述第一栅极与所述第一有源层之间的间距为D1,所述第二栅极与所述第二有源层之间的间距为D2,其中,D1<D2;所述显示面板包括像素电路和为所述像素电路提供驱动信号的驱动电路,其中,所述驱动电路包括所述第二晶体管,且所述像素电路包括所述第一晶体管或者所述驱动电路包括所述第一晶体管。2.根据权利要求1所述的显示面板,其特征在于,所述驱动电路包括输入模块、逻辑传输模块和输出模块,所述输入模块连接于输入端与所述逻辑传输模块之间,所述输出模块连接于所述逻辑传输模块与输出端之间;所述逻辑传输模块连接于高电平信号端或者低电平信号端,所述输出端与所述像素电路连接;其中,所述逻辑传输模块包括所述第二晶体管或者所述输入模块包括所述第二晶体管,且所述输出模块包括所述第一晶体管。3.根据权利要求2所述的显示面板,其特征在于,所述第一晶体管的沟道区的宽度为W1,所述第二晶体管的沟道区的宽度为W2;所述第二晶体管的沟道区的长度为L1,所述第二晶体管的沟道区的长度为L2;所述第一晶体管的宽长比为R1=W1/L1,所述第二晶体管的宽长比为R2=W2/L2,R1/R2≥D1/D2。4.根据权利要求1所述的显示面板,其特征在于,所述第一晶体管的沟道区的宽度为W1,所述第二晶体管的沟道区的宽度为W2;所述第二晶体管的沟道区的长度为L1,所述第二晶体管的沟道区的长度为L2,其中,W1/L1≤W2/L2。5.根据权利要求4所述的显示面板,其特征在于,所述第一晶体管的宽长比为R1=W1/L1,所述第二晶体管的宽长比为R2=W2/L2,R1/R2≤D1/D2;所述驱动电路包括输入模块、逻辑传输模块和输出模块,所述输入模块连接于输入端与所述逻辑传输模块之间,所述输出模块连接于所述逻辑传输模块与输出端之间;所述逻辑传输模块连接于高电平信号端或者低电平信号端,所述输出端与所述像素电路连接;其中,所述输出模块包括所述第二晶体管。6.根据权利要求1所述的显示面板,其特征在于,所述像素电路包括第三晶体管,所述第三晶体管包括第三有源层、第三栅极、第三源极和第三漏极,所述第三有源层为IGZO有源层;其中,
在垂直于所述衬底基板的方向上,所述第三栅极与所述第三有源层之间的间距为D3,其中,D1<D3。7.根据权利要求6所述的显示面板,其特征在于,所述第三晶体管为所述像素电路的开关晶体管,其中,D2≤D3。8.根据权利要求6所述的显示面板,其特征在于,所述第三晶体管为所述像素电路的驱动晶体管,其中,D2<D3。9.根据权利要求6所述的显示面板,其特征在于,所述第二栅极位于所述第一有源层背离所述衬底基板的一侧,所述第三栅极位于所述第三有源层背离所述衬底基板的一侧;其...

【专利技术属性】
技术研发人员:何水
申请(专利权)人:厦门天马微电子有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1