【技术实现步骤摘要】
本专利技术属于一种能够实现多项功能选择的管脚电路。
技术介绍
在设计大型集成电路时,由于在尺寸有限的硅片上需要设置数以万计的电路单元,因此这意味着要尽可能地提高电路的集成度,然而对于集成电路块上的管脚而言,由于硅片面积的的有限性及制造工艺上局限性,管脚数目增加要远落后与电路集成度的提高,所以每一个集成电路块上的管脚都需要经过精心设计,于是往往会有某些功能管脚被迫舍弃,但是为了实现设计要求,设计人员不得不想出其它的方法来等效被迫舍弃的管脚,因而将使得电路设计过于复杂,开发成本增加,造成不必要的浪费。
技术实现思路
本专利技术需要解决的技术问题是一种多功能管脚电路,它能根据外部为该管脚提供信号的不同,分别提供不同的、能对其它管脚或内部电路进行控制的控制电平,从而降低了器件所需的管脚数,简化了电路设计,节省不必要的开发成本。为解决上述技术问题,本专利技术采用的技术方案是一种多功能管脚电路,该管脚电路具有三个输出端A、B和C,其中A端通过一时钟信号选通模块与管脚相连,而B端通过一高电平选通模块与管脚相连接,C端直接由管脚引出。所述时钟信号选通模块由一个4位二进制计数器和一个 ...
【技术保护点】
一种多功能管脚电路,其特征在于:该管脚电路具有三个输出端A、B和C,其中A端通过一时钟信号选通模块(2)与管脚(1)相连,而B端通过一高电平选通模块(3)与管脚相连接,C端直接由管脚引出。
【技术特征摘要】
1.一种多功能管脚电路,其特征在于该管脚电路具有三个输出端A、B和C,其中A端通过一时钟信号选通模块(2)与管脚(1)相连,而B端通过一高电平选通模块(3)与管脚相连接,C端直接由管脚引出。2.根据权利要求1所述的多功能管脚电路,其特征在于所述时钟信号选通模块(2)由一个4位二进制计数器和一个状态钳制触发器组成。3.根据权利要求1所述的多功能管脚电路,其特征在于所述高电平选通模块(3)由一个32分频电路和一个反馈状态控制电路组成。4.根据权利要求2所述的多功能管脚电路,其特征在于所述4位二进制计数器主要由4个D触发器和逻辑门电路连接而成,其中,管脚与D触发器的时钟信号端相连,当管脚接高电平或低电平时,4位二进制计数器不工作,而管脚接时钟信号时,4位二进制计数器开始计数;所述逻辑门电路包括有三个与门、一个非门和三个异或门。5.根据权利要求2...
【专利技术属性】
技术研发人员:陈后鹏,李飞鸣,
申请(专利权)人:上海贝岭股份有限公司,
类型:发明
国别省市:31[中国|上海]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。