一种RC振荡电路制造技术

技术编号:31157382 阅读:18 留言:0更新日期:2021-12-04 09:54
本发明专利技术提供了一种RC振荡电路,包括:第一组反相器、第二组反相器、锁存器、延时电路、以及第三组反相器;第一组反相器连接至延时电路,其用于产生两个电位相反的第一信号A和第二信号B;第二组反相器的输入端接使能信号EN,其输出端连接至锁存器;延时电路的输出端与锁存器的连接,用于对第一信号A和第二信号B进行延时;锁存器与第三组反相器连接,其包括第一输出端和第二输出端,其接收第一延时信号DA和第二延时信号DB、并接收自身产生的第一时钟信号FB和第二时钟信号FA;第一时钟信号FB经所述第三组反相器进行驱动后由其输出端输出输出信号CLK。本发明专利技术可避免电路进入死态后不可恢复的情形,且电路成本较低。且电路成本较低。且电路成本较低。

【技术实现步骤摘要】
一种RC振荡电路


[0001]本专利技术涉及电子
,尤其涉及一种RC振荡电路。

技术介绍

[0002]目前,RC振荡器的基本原理即周期性的通过电阻,对电容进行充电放电。当电容上电压达到一定电平时,通过反馈控制其充电开关断开,并且打开其放电开关。如果只有一个电容进行充放电,一般通过一个迟滞比较器进行控制。如果有两组电容进行充放电,则采用两个比较器进行反馈控制。但是,基本上需要比较器进行电平的判断和对充放电开关的控制。
[0003]并且,这种采用比较器判断电平的方式,一定存在着输出死态问题,比如比较器输出结点因外力来到中间电平,则整个环路可能停振进入稳态,当外力撤销后,电路也无法自行恢复起振。因此还需针对不同电路加入死态恢复电路。增加电路面积和功耗成本,并且增加设计难度。

技术实现思路

[0004]本专利技术的目的是克服上述至少一个技术问题,提供一种RC振荡电路。
[0005]为了实现上述目的,一方面,本专利技术提供一种RC振荡电路,包括:第一组反相器、第二组反相器、锁存器、延时电路、以及第三组反相器;所述第一组反相器连接至所述延时电路,其用于产生两个电位相反的第一信号A和第二信号B,并输入至所述延时电路;所述第二组反相器的输入端接使能信号EN,其输出端连接至所述锁存器,用于产生与所述使能信号EN相反的反相信号ENB并输入至所述锁存器;所述延时电路的输出端与所述锁存器的连接,用于对所述第一信号A和所述第二信号B进行延时,输出第一延时信号DA和第二延时信号DB至所述锁存器;所述锁存器与所述第三组反相器连接,其包括第一输出端和第二输出端,其接收所述第一延时信号DA和第二延时信号DB、并接收自身产生的第一时钟信号FB和第二时钟信号FA,第一输出端连接至所述第三组反相器,向所述第三组反相器输入第一时钟信号FB,所述第一输出端还连接所述第一组反相器的输入端,第一时钟信号FB作为所述第一组反相器的输入;所述第一时钟信号FB经所述第三组反相器进行驱动后由其输出端输出输出信号CLK。
[0006]优选的,所述第一组反相器包括两个串联的反相器,分别通过两个所述反相器的输出端输出所述第一信号A和电位相反的第二信号B。
[0007]优选的,所述延时电路包括第一延时电路和第二延时电路,所述第一延时电路和第二延时电路分别连接所述两个反相器的输出端。
[0008]优选的,所述锁存器包括一个三输入或非门、和一个二输入或非门,所述第一延时
电路的输出端连接所述三输入或非门的DA输入端,所述第二组反相器的输出端连接所述三输入或非门的ENB输入端,所述二输入或非门的输出端连接所述三输入或非门的FA输入端;所述二输入或非门的FB输入端连接所述三输入或非门的输出端,所述二输入或非门的DB输入端连接所述第二延时电路的输出端。
[0009]优选的,所述第二组反相器包括单数个反相器。
[0010]优选的,所述第三组反相器的反相器数量根据连接的负载确定。
[0011]优选的,所述第三组反相器的反相器数量根据输出信号CLK的相位进行确定。
[0012]第二方面,本专利技术还提供一种RC振荡电路,包括:第一组反相器、锁存器、延时电路、以及第三组反相器;所述第一组反相器连接至所述延时电路,其用于产生两个电位相反的第一信号A和第二信号B,并输入至所述延时电路;所述延时电路的输出端与所述锁存器的连接,用于对所述第一信号A和所述第二信号B进行延时,输出第一延时信号DA和第二延时信号DB至所述锁存器;所述锁存器的一个输入端还连接至使能信号EN端口,所述锁存器的输出端与所述第三组反相器连接,其包括第一输出端和第二输出端,其接收所述第一延时信号DA和第二延时信号DB、并接收自身产生的第一时钟信号FB和第二时钟信号FA,第一输出端连接至所述第三组反相器,向所述第三组反相器输入第一时钟信号FB,所述第一输出端还连接所述第一组反相器的输入端,第一时钟信号FB作为所述第一组反相器的输入;所述第一时钟信号FB经所述第三组反相器进行驱动后由其输出端输出输出信号CLK。
[0013]优选的,所述第一组反相器包括两个串联的反相器,分别通过两个所述反相器的输出端输出所述第一信号A和电位相反的第二信号B,所述延时电路包括第一延时电路和第二延时电路,所述第一延时电路和第二延时电路分别连接所述两个反相器的输出端。
[0014]优选的,所述锁存器包括一个三输入或非门、和一个二输入或非门,所述第一延时电路的输出端连接所述三输入或非门的DA输入端,所述第二组反相器的输出端连接所述三输入或非门的EN输入端,所述二输入或非门的输出端连接所述三输入或非门的FA输入端;所述二输入或非门的FB输入端连接所述三输入或非门的输出端,所述二输入或非门的DB输入端连接所述第二延时电路的输出端。
[0015]与相关技术相比,本专利技术实施例中,RC振荡器中任意结点被非正常外力拉至非正常电平,比如强制为高电平,或者强制为低电平,当此外力消失后,所述RC振荡电路可自行恢复振荡,不需要额外添加任何死态恢复电路。
附图说明
[0016]为了更清楚地说明本专利技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图,其中:图1为本专利技术实施例RC振荡电路的原理图;图2为本专利技术实施例RC振荡电路的时序原理图;
图3为本专利技术另一实施例RC振荡电路的原理图。
具体实施方式
[0017]下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本专利技术的一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本专利技术保护的范围。
[0018]实施例一请参阅图1所示,本专利技术实施例提供一种RC振荡电路,包括:第一组反相器10、第二组反相器20、锁存器40、延时电路30、以及第三组反相器50。
[0019]其中,所述第一组反相器10连接至所述延时电路30,其用于产生两个电位相反的第一信号A和第二信号B,并输入至所述延时电路30;所述第二组反相器20的输入端接使能信号EN,其输出端连接至所述锁存器40,用于产生与所述使能信号EN相反的反相信号ENB并输入至所述锁存器40,控制电路使能,此使能为高电平有效;所述延时电路30的输出端与所述锁存器40连接,用于对所述第一信号A和所述第二信号B进行延时,输出第一延时信号DA和第二延时信号DB至所述锁存器40;所述锁存器40与所述第三组反相器50连接,其包括第一输出端和第二输出端,其接收所述第一延时信号DA和第二延时信号DB、并接收自身产生的第一时钟信号FB和第二时钟信号FA,第一输出端连接至所述第三组反相器50,向所述第三组反相器50输入第一时钟信号FB,所述第一输出端还连接所述第一组反相器的输入端10,第一时钟信号FB作为所本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种RC振荡电路,其特征在于,包括:第一组反相器、第二组反相器、锁存器、延时电路、以及第三组反相器;所述第一组反相器连接至所述延时电路,其用于产生两个电位相反的第一信号A和第二信号B,并输入至所述延时电路;所述第二组反相器的输入端接使能信号EN,其输出端连接至所述锁存器,用于产生与所述使能信号EN相反的反相信号ENB并输入至所述锁存器;所述延时电路的输出端与所述锁存器的连接,用于对所述第一信号A和所述第二信号B进行延时,输出第一延时信号DA和第二延时信号DB至所述锁存器;所述锁存器与所述第三组反相器连接,其包括第一输出端和第二输出端,其接收所述第一延时信号DA和第二延时信号DB、并接收自身产生的第一时钟信号FB和第二时钟信号FA,所述第一输出端连接至所述第三组反相器,向所述第三组反相器输入第一时钟信号FB,所述第一输出端还连接所述第一组反相器的输入端,第一时钟信号FB作为所述第一组反相器的输入;所述第一时钟信号FB经所述第三组反相器进行驱动后由其输出端输出输出信号CLK。2.如权利要求1所述的RC振荡电路,其特征在于,所述第一组反相器包括两个串联的反相器,分别通过两个所述反相器的输出端输出所述第一信号A和电位相反的第二信号B。3.如权利要求2所述的RC振荡电路,其特征在于,所述延时电路包括第一延时电路和第二延时电路,所述第一延时电路和第二延时电路分别连接所述两个反相器的输出端。4.如权利要求3所述的RC振荡电路,其特征在于,所述锁存器包括一个三输入或非门、和一个二输入或非门,所述第一延时电路的输出端连接所述三输入或非门的DA输入端,所述第二组反相器的输出端连接所述三输入或非门的ENB输入端,所述二输入或非门的输出端连接所述三输入或非门的FA输入端;所述二输入或非门的FB输入端连接所述三输入或非门的输出端,所述二输入或非门的DB输入端连接所述第二延时电路的输出端。5.如权利要求1所述的RC振荡电路,其特征在于,所述第二组反相器包括单数个反相器。6.如...

【专利技术属性】
技术研发人员:任小娇郭嘉帅
申请(专利权)人:深圳飞骧科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1