一种程序化单一位元储存SONOS型存储器的方法技术

技术编号:3084342 阅读:181 留言:0更新日期:2012-04-11 18:40
本发明专利技术提供一种程序化单一位元储存SONOS型存储单元的方法,该单一位元储存SONOS型存储单元包含有介于左位元线与右位元线之间的沟道区域、用以储存数字信息的复合介电层以及字符线,该方法包含有:对该单一位元储存SONOS型存储单元执行一左侧电子注入,其是提供该字符线一相对高的字符线电压(V↓[WL,HIGH])、提供该左位元线一相对高的左位元线电压(V↓[LBL,HIGH])、提供该右位元线一相对低的右位元线电压(V↓[RBL,LOW]);以及对该单一位元储存SONOS型存储单元执行一右侧电子注入,其是提供该字符线相对高的字符线电压(V↓[WL,HIGH])、提供该左位元线一相对低的左位元线电压(V↓[LBL,LOW])、提供该右位元线一相对高的右位元线电压(V↓[RBL,HIGH])。

【技术实现步骤摘要】

本专利技术是关于可电抹除可程序非挥发性存储器领域,特别是关于一种程序化每单个存储单元仅储存单一位元信息(或称单一位元储存)的SONOS型存储单元的方法。
技术介绍
非挥发性存储器,例如氮化物只读存储器(NitrideRead-Only-Memory,简称为NROM)、金属-氧化硅-氮化硅-氧化硅-硅型(Metal-Oxide-Nitride-Oxide-Silicon,简称为MONOS)存储器或硅-氧化硅-氮化硅-氧化硅-硅型(Silicon-Oxide-Nitride-Oxide-Silicon,简称为SONOS)存储器是习知技艺中常用以作为单位元存储单元储存单一位元信息的电子储存元件。下文中,将每单个存储单元仅储存单一位元信息统称为“单一位元储存(single-bit storage)”。大致上,这类型的非挥发性存储器皆具有一不导电的介电层,通常是氮化硅层,夹在上下两层硅氧层之间,用来作为捕捉电子或载子的储存媒介,在其上,则有一导电栅极,作为字符线(word line)。在基底中则掺杂有埋入式位元线,其通过某一存储单元地址时,则同时作为该存储单元的漏极或源极操作。对这类型的单一位元储存非挥发性存储器而言,其共通点是代表逻辑信息的电子被电子储存媒介捕捉后,随即被区域化局陷在近漏极端或电子注入端。图1为习知技艺的单一位元储存SONOS型存储单元100剖面示意图。根据习知技艺,单一位元储存SONOS型存储单元100的程序化是将热电子由基底10的一部分,例如近埋入式漏极端12的沟道16,注入电荷捕捉层24。该电子注入机制使得负电荷持续累积在夹在下氧化层22及上氧化层26之间的电荷捕捉层24内。通常,作法是将埋入式源极端14以及基底10接地,并施加一高正电压予控制栅极30,同时施加一高电压予埋入式漏极端12,藉此产生热电子以及足使电子克服能障的电场。由于负电荷累积在电荷捕捉层24内,改变了该存储单元晶体管的启始电压,藉由在读取模式下提供适当的电压操作条件,即可读取储存在存储器中的资料。此外,单一位元储存SONOS型存储单元100一般是利用穿隧FN热电洞进行抹除。然而,前述习知技艺中程序化单一位元储存SONOS型存储单元100的方法却有其缺点。由于注入的电子是被区域化局限在近漏极端,因此,导致被捕陷在电荷捕捉层24的电子分布在介于漏极源极之间的沟道区域呈现不对称以及不均匀的轮廓。在图1中,同时显示这种不对称的电子分布轮廓60。由于存在这种不对称的电子分布轮廓60,因此造成存储器抹除不完全以及电子残留现象,而导致明显的存储器启始电压值升高。由上可知,习知技艺中程序化单一位元储存SONOS型存储单元100的方法仍有缺陷而需要进一步改善。
技术实现思路
本专利技术的主要目的在提供一种改良的程序化单一位元储存SONOS型可电抹除可程序性存储单元的方法。本专利技术的另一目的在提供一种改良的程序化单一位元储存SONOS型存储单元的方法,藉此改善单一位元储存SONOS型存储单元启始电压升高的问题。为达前述目的,本专利技术提供一种程序化单一位元储存SONOS型存储单元的方法,该单一位元储存SONOS型存储单元包含有介于左位元线与右位元线之间的沟道区域、用以储存数字信息的复合介电层以及字符线,该方法包含有对该单一位元储存SONOS型存储单元执行一左侧电子注入,其是提供该字符线一相对高的字符线电压(VWL,HIGH)、提供该左位元线一相对高的左位元线电压(VLBL,HIGH)、提供该右位元线一相对低的右位元线电压(VRBL,LOW);以及对该单一位元储存SONOS型存储单元执行一右侧电子注入,其是提供该字符线相对高的字符线电压(VWL,HIGH)、提供该左位元线一相对低的左位元线电压(VLBL,LOW)、提供该右位元线一相对高的右位元线电压(VBRL,HIGH)。本专利技术方法是以进行二次程序化操作,将已经进行过第一次单边程序化的单一位元储存SONOS型存储单元反向进行电子注入,因此可以获得对称及均匀化的电子分布轮廓。附图说明图1为习知技艺的单一位元储存SONOS型存储单元剖面示意图;图2及图3为本专利技术较佳实施例程序化单一位元储存SONOS型存储单元的方法剖面图。符号说明10~基底12~左位元线14~右位元线16~沟道22~下氧化层24~氮化硅层26~上氧化层 30~位元线60~不对称的电子分布轮廓160~对称的电子分布轮廓100~单一位元储存SONOS型存储单元具体实施方式为让本专利技术的上述目的、特征、和优点能更明显易懂,下文特举一较佳实施方式,并配合所附图式,作详细说明如下本专利技术是相关于一种改良的程序化单一位元储存SONOS型非挥发性存储单元的方法。该行业者应理解本文中所指“SONOS”型存储器可能涵盖任何可用的电子捕捉层,而非仅局限在氧化硅-氮化硅-氧化硅(ONO)介电层。换句话说,本专利技术所称的“SONOS”型非挥发性忆体是涵盖任何具备电子捕捉能力的介电层,除非有特别指明“SONOS”中的ONO介电层是为氧化硅-氮化硅-氧化硅(ONO)介电层。请参阅图2及图3,其中图2及图3为本专利技术较佳实施例程序化单一位元储存SONOS型存储单元的方法剖面图,图中部分区域沿用相同符号。如图2所示,基底10可以为P型硅基底,其主表面上形成有存储器阵列以及许多存储单元。同时,该行业者应理解符号10所指区域可以为形成于存储器区域的离子井,例如P型井。为方便说明,图2及图3中仅显示该存储器阵列中与本专利技术相关的放大剖面结构。如图2所示,在基底10中形成有埋入式位元线12与14。复合介电层20是至少形成在沟道区域16上。在复合介电层20上则通过有一条多晶硅字符线30。通常,字符线30与埋入式位元线12与14的走向为正交。在其它实施例中,多晶硅字符线30可以为其它导电材质替代,例如金属。本专利技术单一位元储存SONOS型存储单元100因此至少具有介于左位元线12与右位元线14之间的沟道区域16、用以储存数字信息的复合介电层20以及字符线30。复合介电层20可以为任何介电层或材料层其具备电子捕捉能力。换言之,要达成此电子捕捉能力,该介电层许有阻障高度相较于夹设它的介电层要低的特征(lower barrier height)。根据本专利技术的较佳实施例,复合介电层20可为氧化硅-氮化硅-氧化硅(ONO)介电层,包括底氧化层22、氮化硅层24以及上氧化层26。但是其它替代材料亦可以使用,例如氮化硅-氧化硅(NO)介电层、氧化硅-氮化硅(ON)介电层、SiO2/Ta2O5、SiO2/Ta2O5/SiO2、SiO2/SrTiO3、SiO2/BaSrTiO2、SiO2/SrTiO3/SiO2、SiO2/SrTiO3,/BaSrTiO2、SiO2/Hf2O5/SiO2等等。仍然参阅图2,根据本专利技术方法,当程序化单一位元储存SONOS型存储单元100时,提供给选择到的字符线30一相对高的字符线电压(VWL,HIGH)、提供给左位元线12一相对高的左位元线电压(VLHL,HIGH)、提供给右位元线14一相对低的右位元线电压(VRBL,LOW),同时提供给基底10一相对低的基底电压(VSUB)。在前述的操作条件下,可执行一左端热电子注入,使电子被注入氮化硅层24中,且电子被区域化局限在本文档来自技高网
...

【技术保护点】
一种程序化单一位元储存SONOS型存储单元的方法,该单一位元储存SONOS型存储单元包含有介于左位元线与右位元线之间的沟道区域、用以储存数字信息的复合介电层以及字符线,该方法包含有:对该单一位元储存SONOS型存储单元执行一左侧电子 注入,其是提供该字符线一相对高的字符线电压(V↓[WL,HIGH])、提供该左位元线一相对高的左位元线电压(V↓[LBL,HIGH])、提供该右位元线一相对低的右位元线电压(V↓[RBL,LOW]);以及对该单一位元储存SONOS型 存储单元执行一右侧电子注入,其是提供该字符线相对高的字符线电压(V↓[WL,HIGH])、提供该左位元线一相对低的左位元线电压(V↓[LBL,LOW])、提供该右位元线一相对高的右位元线电压(V↓[RBL,HIGH])。

【技术特征摘要】
1.一种程序化单一位元储存SONOS型存储单元的方法,该单一位元储存SONOS型存储单元包含有介于左位元线与右位元线之间的沟道区域、用以储存数字信息的复合介电层以及字符线,该方法包含有对该单一位元储存SONOS型存储单元执行一左侧电子注入,其是提供该字符线一相对高的字符线电压(VWL,HIGH)、提供该左位元线一相对高的左位元线电压(VLBL,HIGH)、提供该右位元线一相对低的右位元线电压(VRBL,LOW);以及对该单一位元储存SONOS型存储单元执行一右侧电子注入,其是提供该字符线相对高的字符线电压(VWL,HIGH)、提供该左位元线一相对低的左位元线电压(VLBL,LOW)、提供该右位元线一相对高的右位元线电压(VRBL,HIGH)。2.根据权利要求1所述的程序化单一位元储存SONOS型存储单元的方法,其中该复合介电层是为氧化硅-氮化硅-氧化硅介电层,包括底氧化层、氮化硅层以及上氧化层。3.根据权利要求1所述的程序化单一位元储存SONOS型存储单元的方法,其中该左位元线以及右位元线皆为埋入式位元线,以离子植入方...

【专利技术属性】
技术研发人员:李自强石忠勤
申请(专利权)人:联华电子股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1