【技术实现步骤摘要】
像素驱动系统和像素驱动方法
[0001]本专利技术涉及像素驱动
,特别是涉及一种像素驱动装置和像素驱动方法。
技术介绍
[0002]Micro LED显示技术是指以自发光的微米量级的LED为发光像素单元,将其组装到驱动面板上形成高密度LED阵列的显示技术,由于Micro LED芯片尺寸小、集成度高和自发光等特点,与LCD、OLED相比,其在亮度、分辨率、对比度、能耗、使用寿命、响应速度和热稳定性等方面具有更大的优势。
[0003]Micro LED的数字显示驱动方式一般是将n bit灰阶数据存储于像素驱动电路之外的缓存单元中,再将其逐个送入像素驱动电路,采用n个子帧刷新显示,利用脉冲宽度调制方式实现2
n
位显示灰阶。每一个子帧在显示完成后,均需等待一段时间后才能进行下一子帧的显示,直至完成整个像素单元的灰阶显示,因此导致每一个子帧中显示时间存在占空比,尤其是在低灰阶子帧中,占空比会更小,实际显示时间较短,进而降低了显示亮度。
技术实现思路
[0004]基于此,有必要针对上述问题,提供一种像素驱动系统和像素驱动方法。
[0005]一种像素驱动系统,包括由若干个像素驱动装置构成的X行Y列的阵列,各所述像素驱动装置用于驱动对应的像素单元;所述像素驱动装置包括像素驱动模块和对应于n位灰阶数据的n个数据中转模块,各所述数据中转模块均包括数据写入单元、数据存储单元以及数据驱动单元,n、X和Y均为大于等于2的自然数;
[0006]所述数据写入单元连接对应的灰阶数据线, ...
【技术保护点】
【技术特征摘要】
1.一种像素驱动系统,其特征在于,包括由若干个像素驱动装置构成的X行Y列的阵列,各所述像素驱动装置用于驱动对应的像素单元;所述像素驱动装置包括像素驱动模块和对应于n位灰阶数据的n个数据中转模块,各所述数据中转模块均包括数据写入单元、数据存储单元以及数据驱动单元,n、X和Y均为大于等于2的自然数;所述数据写入单元连接对应的灰阶数据线,用于接入对应的灰阶数据;所述数据存储单元连接所述数据写入单元,用于存储接入的灰阶数据;所述数据驱动单元分别连接所述数据存储单元和所述像素驱动模块,各所述数据驱动单元响应于预设顺序的驱动信号,依次传输对应的所述灰阶数据至所述像素驱动模块,以驱动所述像素驱动模块点亮像素单元,同一行中各像素驱动装置的第i个数据驱动单元对应的驱动信号线互连,i的取值遍历1
‑
n中的自然数,同一行中包括n条驱动信号线;至少一行中的n条驱动信号线与相邻的至少一行中的n条驱动信号线对应连接。2.根据权利要求1所述的像素驱动系统,其特征在于,X行中的n条驱动信号线均对应连接。3.根据权利要求1所述的像素驱动系统,其特征在于,所述数据中转模块还包括数据复位单元,所述数据复位单元连接所述数据存储单元,用于在写入灰阶数据之前,响应于数据复位信号线上的数据复位信号,对所述数据存储单元内的存储数据进行清零;同一行中各像素驱动装置的数据复位单元的数据复位信号线互连,至少一行中的数据复位信号线与相邻的至少一行中的数据复位信号线连接。4.根据权利要求3所述的像素驱动系统,其特征在于,所述数据复位单元包括第三开关单元,所述第三开关单元包括控制端、第一端和第二端,所述控制端连接所述数据复位信号线,所述第一端连接所述数据存储单元,所述第二端接地,当所述数据复位信号线被选通时,各所述第三开关单元的第一端和第二端导通。5.根据权利要求1所述的像素驱动系统,其特征在于,所述数据写入单元包括第一开关单元和选通信号线,所述第一开关单元包括控制端、第一端和第二端,所述控制端连接所述选通信号线,所述第一端连接所述灰阶数据线,所述第二端连接所述数据存储单元;同一行中各像素驱动装置的所述数据写入单元的选通信号线互连,当所述选通信号线被选通时,同一行中的各所述第一开关单元的第一端和第二端导通。6.根据权利要求1所述的像素驱动系统,其特征在于,所述数据存储单元包括存储电容,所述存储电容的第一端连接所述数据写入单元,所述存储电容的第二端接地。7.根据权利要求1所述的像素驱动系统,其特征在于,所述数据驱动单元包括第二开关单元和驱动信号线,所述第二开关单元包括控制端、第一端和第二端,所述控制端连接所述驱动信号线,用于接入驱动信号,所述第一端连接所述数据存储单元,第二端连接所述像素驱动模块;当按预设顺序选通各所述驱动信号线时,对应的所述第二开关单元的第一端和第二端导通,依次将对应的所述灰阶数据传输至所述像素驱动模块,以驱动所述像素驱动模块点亮像素单元。8.根据权利要求1所述的像素驱动系统,其特征在于,所述像素驱动模块包括像素复位信号线、第四开关单元和第五...
【专利技术属性】
技术研发人员:籍亚男,
申请(专利权)人:深圳市奥视微科技有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。