像素驱动装置、像素驱动系统及像素驱动方法制造方法及图纸

技术编号:30796009 阅读:12 留言:0更新日期:2021-11-16 08:00
本申请涉及像素驱动技术领域,具体公开一种像素驱动装置、像素驱动系统及像素驱动方法。装置包括像素驱动模块和对应于n位灰阶数据的n个数据中转模块,n为大于等于2的自然数;各数据中转模块均包括数据写入单元、数据存储单元以及数据驱动单元;数据写入单元连接对应的灰阶数据线,用于接入对应的灰阶数据;数据存储单元连接数据写入单元,用于存储接入的灰阶数据;数据驱动单元分别连接数据存储单元和像素驱动模块,各数据驱动单元响应于预设顺序的驱动信号,依次传输对应的灰阶数据至像素驱动模块,以驱动像素驱动模块点亮像素单元。各子帧显示时间之间几乎无等待时间,有效提高了各子帧显示时间的占空比,进而提高显示亮度。进而提高显示亮度。进而提高显示亮度。

【技术实现步骤摘要】
像素驱动装置、像素驱动系统及像素驱动方法


[0001]本专利技术涉及像素驱动
,特别是涉及一种像素驱动装置、像素驱动系统及像素驱动方法。

技术介绍

[0002]Micro LED显示技术是指以自发光的微米量级的LED为发光像素单元,将其组装到驱动面板上形成高密度LED阵列的显示技术,由于Micro LED芯片尺寸小、集成度高和自发光等特点,与LCD、OLED相比,其在亮度、分辨率、对比度、能耗、使用寿命、响应速度和热稳定性等方面具有更大的优势。
[0003]Micro LED的数字显示驱动方式一般是将n bit灰阶数据存储于像素驱动电路之外的缓存单元中,再将其逐个送入像素驱动电路,采用n个子帧刷新显示,利用脉冲宽度调制方式实现2
n
位显示灰阶。每一个子帧在显示完成后,均需等待一段时间后才能进行下一子帧的显示,直至完成整个像素单元的灰阶显示,因此导致每一个子帧中显示时间存在占空比,尤其是在低灰阶子帧中,占空比会更小,实际显示时间较短,进而降低了显示亮度。

技术实现思路

[0004]基于此,有必要针对上述问题,提供一种像素驱动装置、像素驱动系统及像素驱动方法。
[0005]一种像素驱动装置,包括像素驱动模块和对应于n位灰阶数据的n个数据中转模块,n为大于等于2的自然数;各所述数据中转模块均包括数据写入单元、数据存储单元以及数据驱动单元;
[0006]所述数据写入单元连接对应的灰阶数据线,用于接入对应的灰阶数据;所述数据存储单元连接所述数据写入单元,用于存储接入的灰阶数据;所述数据驱动单元分别连接所述数据存储单元和所述像素驱动模块,各所述数据驱动单元响应于预设顺序的驱动信号,依次传输对应的所述灰阶数据至所述像素驱动模块,以驱动所述像素驱动模块点亮像素单元。
[0007]在其中一个实施例中,所述数据写入单元包括第一开关单元和选通信号线,所述第一开关单元包括控制端、第一端和第二端,所述控制端连接所述选通信号线,所述第一端连接所述灰阶数据线,所述第二端连接所述数据存储单元;
[0008]各所述数据写入单元的选通信号线互连,当所述选通信号线被选通时,各所述第一开关单元的第一端和第二端导通。
[0009]在其中一个实施例中,所述数据存储单元包括存储电容,所述存储电容的第一端连接所述数据写入单元,所述存储电容的第二端接地。
[0010]在其中一个实施例中,所述数据驱动单元包括第二开关单元和驱动信号线,所述第二开关单元包括控制端、第一端和第二端,所述控制端连接所述驱动信号线,用于接入驱动信号,所述第一端连接所述数据存储单元,第二端连接所述像素驱动模块;
[0011]当按预设顺序选通各所述驱动信号线时,对应的所述第二开关单元的第一端和第二端导通,依次将对应的所述灰阶数据传输至所述像素驱动模块,以驱动所述像素驱动模块点亮像素单元。
[0012]在其中一个实施例中,所述像素驱动装置还包括数据复位单元,所述数据复位单元连接所述数据存储单元,用于在写入灰阶数据之前,对所述数据存储单元内的存储数据进行清零。
[0013]在其中一个实施例中,所述数据复位单元包括数据复位信号线和第三开关单元,所述第三开关单元包括控制端、第一端和第二端,所述控制端连接所述数据复位信号线,所述第一端连接所述数据存储单元,所述第二端接地;
[0014]各所述数据复位单元的数据复位信号线互连,当所述数据复位信号线被选通时,各所述第三开关单元的第一端和第二端导通。
[0015]在其中一个实施例中,所述像素驱动模块包括像素复位信号线、第四开关单元和第五开关单元;
[0016]所述第四开关单元包括控制端、第一端和第二端,所述控制端连接各所述数据驱动单元,所述第一端连接电流源,所述第二端连接像素单元;
[0017]所述第五开关单元包括控制端、第一端和第二端,所述控制端连接像素复位信号线,所述第一端连接所述第四开关单元的控制端,所述第二端接地。
[0018]在其中一个实施例中,所述像素驱动装置还包括数据转换模块,所述数据转换模块连接n个所述数据中转模块,用于将n位灰阶数据由串行数据转换为并行数据,并将n位并行的灰阶数据分别发送至n个数据中转模块。
[0019]一种像素驱动系统,包括由上述的像素驱动装置构成的X行Y列的阵列,X和Y均为大于等于2的自然数,同一行中各像素驱动装置的选通信号线互连。
[0020]在其中一个实施例中,所述数据驱动单元包括第二开关单元和驱动信号线,所述第二开关单元包括控制端、第一端和第二端,所述控制端连接所述驱动信号线,用于接入驱动信号,所述第一端连接所述数据存储单元,第二端连接所述像素驱动模块,当按预设顺序选通各所述驱动信号线时,对应的所述第二开关单元的第一端和第二端导通,依次将对应的所述灰阶数据传输至所述像素驱动模块;
[0021]同一行中各像素驱动装置的第i个数据驱动单元对应的驱动信号线互连,i的取值遍历1

n中的自然数。
[0022]在其中一个实施例中,所述像素驱动装置还包括数据复位单元,所述数据复位单元包括数据复位信号线和第三开关单元,所述第三开关单元包括控制端、第一端和第二端,所述控制端连接所述数据复位信号线,所述第一端连接所述数据存储单元,所述第二端接地,各所述数据复位单元的数据复位信号线互连,当所述数据复位信号线被选通时,各所述第三开关单元的第一端和第二端导通;
[0023]同一行中各像素驱动装置的数据复位信号线互连。
[0024]在其中一个实施例中,所述像素驱动模块包括像素复位信号线、第四开关单元和第五开关单元;
[0025]所述第四开关单元包括控制端、第一端和第二端,所述控制端连接各所述数据驱动单元,所述第一端连接电流源,所述第二端连接像素单元;
[0026]所述第五开关单元包括控制端、第一端和第二端,所述控制端连接像素复位信号线,所述第一端连接所述第四开关单元的控制端,所述第二端接地;
[0027]同一行中各像素驱动装置的像素复位信号线互连。
[0028]在其中一个实施例中,同一列中各像素驱动装置的第j个灰阶数据线互连,j的取值遍历1

n中的自然数。
[0029]一种像素驱动方法,应用于如上述的像素驱动装置,所述像素驱动方法包括:
[0030]控制n个数据写入单元并行写入n个灰阶数据;
[0031]将写入的n个灰阶数据存储于各自对应的数据存储单元中;
[0032]根据预设顺序依次驱动n个数据驱动单元,将n个灰阶数据依次传输至像素驱动模块,以驱动像素驱动模块点亮像素单元。
[0033]在其中一个实施例中,所述像素驱动装置还包括数据复位单元,所述数据复位单元连接所述数据存储单元;在所述控制n个数据写入单元并行写入n个灰阶数据的步骤之前,所述像素驱动方法还包括:
[0034]控制所述数据复位单元对所述数据存储单元内的存储数据进行清零。
[0035]在其中本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素驱动装置,其特征在于,包括像素驱动模块和对应于n位灰阶数据的n个数据中转模块,n为大于等于2的自然数;各所述数据中转模块均包括数据写入单元、数据存储单元以及数据驱动单元;所述数据写入单元连接对应的灰阶数据线,用于接入对应的灰阶数据;所述数据存储单元连接所述数据写入单元,用于存储接入的灰阶数据;所述数据驱动单元分别连接所述数据存储单元和所述像素驱动模块,各所述数据驱动单元响应于预设顺序的驱动信号,依次传输对应的所述灰阶数据至所述像素驱动模块,以驱动所述像素驱动模块点亮像素单元。2.根据权利要求1所述的像素驱动装置,其特征在于,所述数据写入单元包括第一开关单元和选通信号线,所述第一开关单元包括控制端、第一端和第二端,所述控制端连接所述选通信号线,所述第一端连接所述灰阶数据线,所述第二端连接所述数据存储单元;各所述数据写入单元的选通信号线互连,当所述选通信号线被选通时,各所述第一开关单元的第一端和第二端导通。3.根据权利要求1所述的像素驱动装置,其特征在于,所述数据存储单元包括存储电容,所述存储电容的第一端连接所述数据写入单元,所述存储电容的第二端接地。4.根据权利要求1所述的像素驱动装置,其特征在于,所述数据驱动单元包括第二开关单元和驱动信号线,所述第二开关单元包括控制端、第一端和第二端,所述控制端连接所述驱动信号线,用于接入驱动信号,所述第一端连接所述数据存储单元,第二端连接所述像素驱动模块;当按预设顺序选通各所述驱动信号线时,对应的所述第二开关单元的第一端和第二端导通,依次将对应的所述灰阶数据传输至所述像素驱动模块,以驱动所述像素驱动模块点亮像素单元。5.根据权利要求1所述的像素驱动装置,其特征在于,所述像素驱动装置还包括数据复位单元,所述数据复位单元连接所述数据存储单元,用于在写入灰阶数据之前,对所述数据存储单元内的存储数据进行清零。6.根据权利要求1所述的像素驱动装置,其特征在于,所述数据复位单元包括数据复位信号线和第三开关单元,所述第三开关单元包括控制端、第一端和第二端,所述控制端连接所述数据复位信号线,所述第一端连接所述数据存储单元,所述第二端接地;各所述数据复位单元的数据复位信号线互连,当所述数据复位信号线被选通时,各所述第三开关单元的第一端和第二端导通。7.根据权利要求1所述的像素驱动装置,其特征在于,所述像素驱动模块包括像素复位信号线、第四开关单元和第五开关单元;所述第四开关单元包括控制端、第一端和第二端,所述控制端连接各所述数据驱动单元,所述第一端连接电流源,所述第二端连接像素单元;所述第五开关单元包括控制端、第一端和第二端,所述控制端连接像素复位信号线,所述第一端连接所述第四开关单元的控制端,所述第二端接地。8.根据权利要求1所述的像素驱动装置,其特征在于,所述像素驱动装置还包括数据转换模块,所述数据转换模块连接n个所述数据中转模块,用于将n位灰阶数据由串行数据转换为并行数据,并将n位并行的灰阶数据分别发送至n个数据中转模块。
9.一种像素驱动系统,其特征在于,包括由上述权利要求2所述的像素驱动装置构成的X行Y列的阵列,X和Y均为大于等于2的自然数,同一行中各像素驱动装置的选通信号线互连。10.根据权利要求9所述的像素驱动系统,其特征在于,所述数据驱动单元包括第二开关单元和驱动信号线,所述第二开关单元包括控制端、第一端和第二端,所述控制端连接所述驱动信号线,用于接入驱动信号,所述第一端连接所述数据存储单元,第二端连接所述像素驱动模块,当按预设顺序选通各所述驱动信号线时,对应的所述第二开关单元的第一端和第二端导通,依次将对应的所述灰阶数据传输至所述像素驱动模块;同一行中各像素驱动装置的第i个数据驱动单元对应的驱动信号线互连,i的取值遍历1

n中的自然数。11.根据权利要求9所述的像素驱动系统,其特征在于,所述像素驱动装置还包括数据复位单元,所述数据复位单元包括数据复位信号线和第三开关单元,所述第三开关单元包括控制端、第一端和第二端,所述控制端连接所述数据复位信号线,所述第一端连接所述数据...

【专利技术属性】
技术研发人员:籍亚男
申请(专利权)人:深圳市奥视微科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1