显示装置制造方法及图纸

技术编号:3035761 阅读:123 留言:0更新日期:2012-04-11 18:40
本发明专利技术涉及显示装置。提供可以对起因于连接于反转电路的高电压侧的电源及低电压侧的电源的电位的降低而将错误的信号供给于像素电极进行抑制的显示装置。该显示装置(100),具备:多个像素(14);连接于高电压侧的电源与低电压侧的电源,通过使供给于包括在像素(14)的像素电极(148a)的信号(F)反转而生成信号(/F)的多个反转电路(6a~6d);和设置于多个反转电路(6a~6d)之间,用于使输入反转电路(6a~6d)的信号延迟的延迟电路(5a~5d)。

display device

The invention relates to a display device. The invention provides a display device which can supply the wrong signal to the pixel electrode for suppressing the reduction of the potential of the power source and the low voltage side of the power source which is connected with the inversion circuit. The display device (100), includes a plurality of pixels (14); the power supply is connected to a high voltage side and low voltage side, the supply is included in the pixel to pixel electrodes (14) (148A) (F) signal inversion and signal generation (/ F) a plurality of inverting circuit (6a ~ 6D); and disposed in a plurality of inversion circuit (6a ~ 6D), used to make the input inverting circuit (6a ~ 6D) delay circuit signal delay (5a ~ 5D).

【技术实现步骤摘要】

本专利技术涉及显示装置,尤其涉及具备有对输入于像素的电位进行反转 的反转电路的显示装置。
技术介绍
现有,已知具备有使输入于像素的电位反转的反转电路的显示装置(例 如,参照专利文献l)。上述专利文献l公开了一种显示装置,其设置包括 存储元件、改写存储元件的晶体管、和将数据供给于像素电极的传输门的 像素,基于存储于存储元件的数据使像素成为导通状态或截止状态。在该 显示装置中,构成为通过使用于使像素成为截止状态的截止信号通过反转 电路反转,生成使像素成为导通状态的导通信号。并且,在显示区域的范围外的4角,设置由非电路(反相器)所构成,通过使用于使像素成 为截止状态的截止信号反转,生成使像素成为导通状态的导通信号的反转 电路。专利文献1特开2007-147963号公报可是,在上述专利文献l记载的显示装置中,当通过配置于显示区域 的范围外的4角的反转电路而使截止信号反转时,由于构成反转电路的 非,,电路的n沟道晶体管与p沟道晶体管同时变成导通状态,所以在高 电压侧的电源与低电压侧的电源之间流过贯通电流。因此,因为连接于多 个反转电路的高电压側的电源与低电压侧的电源的电位下降,所以存在改 写像素的存储元件的晶体管、或内置于像素的存储元件发生误动作的不良 状况。其结果,因为正确的数据并未供给于传输门,所以存在将错误的信 号供给于像素电极的问题点。该专利技术,为了解决如上述的问题所作出,该专利技术的一个目的,为提供 可以对起因于连接于反转电路的高电压侧的电源及低电压侧的电源的电位 的降低而将错误的信号供给于像素电极进行抑制的显示装置。为了达到上述目的,该专利技术的第1情形中的显示装置,具备多个像 素;连接于高电压側的电源与低电压侧的电源,通过使供给于包括在像素 的像素电极的第1电位反转而生成第2电位的多个反转电路;和设置于多 个反转电路之间,用于使输入反转电路的信号延迟的延迟电路。在该第l情形的显示装置中,如上述地,由于在多个反转电路之间, 具备用于使输入反转电路的信号延迟的延迟电路,通过延迟电路,能够通 过分别延迟输入多个反转电路的信号而对反转电路同时动作进行抑制。由 此,与在多个反转电路同时输入相同的信号而反转电路同时动作的情况不 同,能够减小在反转电路的高电压侧的电源与低电压侧的电源之间瞬时流 过的贯通电流。其结果,因为能够对反转电路的高电压侧的电源与低电压 侧的电源的电位下降进行抑制,所以能够对错误的信号供给于像素电极进 行抑制。在上述第1情形的显示装置中,优选第1电位及第2电位,为脉沖 状的信号。如果如此地进行构成,则因为不使数据反转、而转变施加于液 晶的电压的方向,所以能够将消耗电力抑制为低,并对液晶烧损进行抑制。在上述第l情形的显示装置中,优选延迟电路设置多个;多个延迟 电路之中的至少一部分,形成于配置多个像素的区域内。如果如此地进行 构成,则与使多个延迟电路形成于配置像素的区域外的情况不同,能够容 易地使显示装置的平面性的大小,减小延迟电路形成于配置多个像素的区 域内的大小的量。该情况下,优选配置多个像素的区域,为矩形状;多个反转电路, 包括在配置多个像素的矩形状的区域的4角配置的4个反转电路;4个反 转电路之中,相邻的每2个反转电路构成为,通过在配置多个像素的区域 内形成的延迟电路进行连接。如果如此地进行构成,则与对各个反转电路通过在配置多个像素的区域之外形成的延迟电路进行连接的情况不同,即 使在设置有延迟电路的情况下,也能够对显示装置的平面性的大小变大进 行抑制。在延迟电路形成于配置上述多个像素的区域内的显示装置中,优选 多个延迟电路之中,至少形成于配置多个像素的区域内的延迟电路,通过 电阻与电容所构成。如果如此地进行构成,则与例如通过反相器等构成延 迟电路的情况不同,能够容易地减小延迟电路的大小。其结果,能够容易 地将延迟电路形成于配置多个像素的区域内。该情况下,优选还具备包括在形成于配置多个像素的区域内的延迟 电路中的布线,和向像素供给数据的数据线;布线的表面电阻,比数据线 的表面电阻大。如果如此地进行构成,则能够容易地通过布线,进行从延 迟电路所输出的信号的延迟。在上述第1情形的显示装置中,优选延迟电路设置多个;多个延迟 电路,使其延迟量变得相同地所构成。如果如此地进行构成,则与各延迟 电路的延迟量参差不一的情况不同,能够正确地调整输入各反转电路的信 号的延迟量。在上述第l情形的显示装置中,延迟电路,也可以包括反相电路。在上述第1情形的显示装置中,延迟电路,也可以至少包括与非 电路及或非电路之任一。在上述第l情形的显示装置中,优选输入反转电路的信号构成为, 输入像素的像素电极与共用电极。如果如此地进行构成,则与在像素电极 与共用电极分别输入来自并不相同的电源的信号的情况不同,能够使显示 装置的构成简单化。在上述第l情形的显示装置中,优选像素,包括存储元件。如果如 此地进行构成,则因为在未改写像素的数据时,以与存储元件待用时消耗 的电流相同程度的消耗电流而已,所以能够显示装置的消耗电力变大进行 抑制。在上述第1情形的显示装置中,也可以将反转电路及延迟电路,形成 于形成构成像素的半导体元件的基板上。该专利技术的第2情形的电子设备,具备权利要求1~12的任何一项所述 的显示装置。如果如此地进行构成,则能够得到可以进行对起因于连接于号供给于像素电极i^行抑t;的电子设备。、L' ' '附图说明图l是本专利技术的第1实施方式的显示装置的俯视图。 图2是本专利技术的第1实施方式的显示装置的驱动电路与显示区域的放 大图。图3是本专利技术的第1实施方式的像素的电路图。 图4是本专利技术的第1实施方式的延迟电路的电路图。 图5是本专利技术的第1实施方式的反转电路的电路图。 图6是本专利技术的第1实施方式的反相器的电路图。 图7是本专利技术的第1实施方式的信号F与信号/F的波形图。 图8是表示采用了本专利技术的第1实施方式的显示装置的电子设备之一 例的图。图9是表示采用了本专利技术的第1实施方式的显示装置的电子设备之一 例的图。图IO是本专利技术的第2实施方式的显示装置的俯视图。图11是本专利技术的第2实施方式的显示装置的电路图。图12是本专利技术的第3实施方式的显示装置的俯视图。图13是本专利技术的第3实施方式的显示装置的电路图。图14是本专利技术的第1~第3实施方式的变形例的延迟电路的电路图。图15是本专利技术的第1~第3实施方式的变形例的延迟电路的电路图。图16是本专利技术的第1 第3实施方式的变形例的延迟电路的电路图。图17是本专利技术的第1~第3实施方式的变形例的延迟电路的电路图。符号的说明5a、 5b、 5c、 5d、 5e、 5f、 5g、 5h、 5i、 5j、 5k、 51 延迟电路 6a、 6b、 6c、 6d 反转电路14像素18, 19 数据线51 电阻52 电容53 布线145 SRAM (存储元件)148a 像素电极148b 共用电极511, 512 反相器514, 516 与非电路515, 517 或非电路具体实施例方式以下,基于附图对本专利技术的实施方式进行说明。 第1实施方式图1,是本专利技术的第1实施方式的显示装置的俯视图。图2 图6,是 用于对本专利技术的第1实施方式的显示装置的构成进行说明的图。首先,参 照图1~图6,对本专利技术的第1实施方式的显本文档来自技高网...

【技术保护点】
一种显示装置,其特征在于,具备: 多个像素; 多个反转电路,其连接于高电压侧的电源和低电压侧的电源,通过使供给于包括在前述像素的像素电极的第1电位反转而生成第2电位;和 延迟电路,其设置于前述多个反转电路之间,用于使输入前 述反转电路的信号延迟。

【技术特征摘要】
JP 2007-11-7 289185/20071. 一种显示装置,其特征在于,具备多个像素;多个反转电路,其连接于高电压侧的电源和低电压侧的电源,通过使供给于包括在前述像素的像素电极的第1电位反转而生成第2电位;和延迟电路,其设置于前述多个反转电路之间,用于使输入前述反转电路的信号延迟。2. 按照权利要求l所述的显示装置,其特征在于 前述第1电位及前述第2电位,为脉冲状的信号。3. 按照权利要求1或2所述的显示装置,其特征在于 前述延迟电路设置多个;前述多个延迟电路之中的至少一部分,形成于配置前述多个像素的区 域内。4. 按照权利要求3所述的显示装置,其特征在于 配置前述多个像素的区域,为矩形状;前述多个反转电路,包括在配置前述多个像素的矩形状的区域的4角 配置的4个反转电路;前述4个反转电路之中,相邻的每2个反转电路构成为,通过在配置 前述多个像素的区域内形成的前述延迟电路进行连接。5. 按照权利要求3或4所述的显示装置,其特征在于前述多个延迟电路之中,至少在配置前述多个像素的区域内形成的延 迟电路,通...

【专利技术属性】
技术研发人员:片山茂宪户谷隆史
申请(专利权)人:爱普生映像元器件有限公司
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1