【技术实现步骤摘要】
一种CMOS探测器的驱动时序控制方法
本专利技术涉及一种CMOS探测器的驱动时序控制方法,具体涉及一种输入高频差分时钟应用的CMOS探测器的驱动时序控制方法。
技术介绍
CMOS探测器工作,首先需要外部提供参考时钟,为避免锁相环(PLL)工作状态异常而影响可靠性,可直接输入高频时钟。为实现对探测器工作模式的控制,通常会对内部的SPI寄存器内容进行配置,为节约配置时间,通常SPI的读写工作频率设置较高;为实现探测器内部的正常工作,还需要输入多种驱动和控制信号;此外,在探测器上电和复位阶段,还需要输出上电复位信号和时序复位信号。若驱动控制信号跳变沿和探测器内部的采样信号的采样位置处于相同的位置,则可能出现探测器工作状态异常,如训练失败的图像花(模糊)、异常亮线或者通道校正失败等。
技术实现思路
本专利技术为解决现有CMOS探测器工作状态易出现异常,导致图像模糊等问题,提供一种CMOS探测器的驱动时序控制方法。一种CMOS探测器的驱动时序控制方法,成像控制器包括上电时序和SPI模块、训练模块、数据调理模 ...
【技术保护点】
1.一种CMOS探测器的驱动时序控制方法,其特征是:成像控制器包括上电时序和SPI模块、训练模块、数据调理模块、驱动时序模块、422通信及解析模块和数传模块;所述上电时序和SPI模块由同源时钟域下的计数器和D触发器组成;/n同源时钟信号经成像控制器内的第一锁相环PLL后产生串行数据时钟信号、2倍像素时钟信号A和2倍像素时钟信号B;/n在2倍像素时钟信号A的上升沿,产生相位完全相反的两个二分频信号:分别为与像素时钟同频的使能信号和与像素时钟同频的使能信号的反相信号;/n2711时钟信号经成像控制器内第二锁相环PLL后产生移相后的2711时钟信号和输入输出延迟单元Iodelay ...
【技术特征摘要】
1.一种CMOS探测器的驱动时序控制方法,其特征是:成像控制器包括上电时序和SPI模块、训练模块、数据调理模块、驱动时序模块、422通信及解析模块和数传模块;所述上电时序和SPI模块由同源时钟域下的计数器和D触发器组成;
同源时钟信号经成像控制器内的第一锁相环PLL后产生串行数据时钟信号、2倍像素时钟信号A和2倍像素时钟信号B;
在2倍像素时钟信号A的上升沿,产生相位完全相反的两个二分频信号:分别为与像素时钟同频的使能信号和与像素时钟同频的使能信号的反相信号;
2711时钟信号经成像控制器内第二锁相环PLL后产生移相后的2711时钟信号和输入输出延迟单元Iodelay的参考时钟信号;
当所述上电时序和SPI模块处于上电状态或成像控制器输出复位信号时,产生上电相关的操作时序信号,在所述同源时钟信号的控制下,同源时钟域下的计数器输出系统复位和SPI操作信号至成像探测器,同时输出时序复位信号,作为D触发器的输入,D触发器的输入时钟信号为2倍像素时钟信号B,输入的时序复位信号和2倍像素时钟信号B作为锁存时钟信号,该锁存时钟信号和与像素时钟同频的使能信号2作为锁存使能信号经D触发器输出至成像探测器,作为成像探测器的时序复位信号;
所述422通信及解析模块输出摄像使能信号到驱动时序模块;
驱动时序模块工作在2倍像素时钟域,在2倍像素时钟信号A和与像素时钟同频的使能信号的同步控制下,接收上电时序和SPI模块输出的上电完成信号和422通信及解析模块输出的摄像使能信号,所述驱动时序模块输出驱动控制信号至成像探测器;
所述成像探测器输出的串行图像数据,经训练模块的串并转换,然后经数据调理模块转换为连续数据流,最后经数传模块转换为满足2711协议的数据流。
2.根据权利要...
【专利技术属性】
技术研发人员:余达,韩诚山,薛栋林,姜肖楠,张博研,张艳鹏,李俊霖,
申请(专利权)人:中国科学院长春光学精密机械与物理研究所,
类型:发明
国别省市:吉林;22
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。