快闪存储器控制方法、存储装置及控制器制造方法及图纸

技术编号:28941130 阅读:22 留言:0更新日期:2021-06-18 21:45
本发明专利技术提供一种快闪存储器控制方法、快闪存储器存储装置及快闪存储器控制器。所述方法包括:指示快闪存储器模块执行数据整并操作,以将第一实体单元中的第一数据复制到至少一第二实体单元中;在复制所述第一数据之后且在抹除所述第一实体单元之前,对所述第一实体单元再执行程序化操作,以将所述第一实体单元中的至少部分存储单元的数据存储状态由第一状态改变至第二状态;以及在程序化所述第一实体单元后,对所述第一实体单元执行抹除操作。因此,可提高存储单元被抹除后的数据写入质量。

【技术实现步骤摘要】
快闪存储器控制方法、存储装置及控制器
本专利技术涉及一种存储器控制技术,且尤其涉及一种快闪存储器控制方法、快闪存储器存储装置及快闪存储器控制器。
技术介绍
移动电话与笔记本电脑等可携式电子装置在这几年来的成长十分迅速,使得消费者对存储媒体的需求也急速增加。由于可复写式非易失性存储器模块(rewritablenon-volatilememorymodule)(例如,快闪存储器)具有数据非易失性、省电、体积小,以及无机械结构等特性,所以非常适合内建于上述所举例的各种可携式电子装置中。可复写式非易失性存储器模块中的存储单元是通过将电荷注入存储单元中以达到存储数据的目的。但是,注入至存储单元的电荷可能会随着数据存储时间增加、数据存取操作增加和/或温度变化而流失。流失的电荷可能在后续对存储单元进行抹除时与抹除电压产生对抗等等,从而导致存储单元的抹除效率降低。尔后,当需要将新数据写入至经抹除的存储单元时,也可能因为存储单元中的数据没有抹除干净等因素而导致数据写入质量不佳。
技术实现思路
本专利技术提供一种快闪存储器控制方法、快闪存储器存储装置及快闪存储器控制器,可提高存储单元被抹除后的数据写入质量。本专利技术的范例实施例提供一种快闪存储器控制方法,其包括:指示快闪存储器存储装置中的快闪存储器模块执行数据整并操作,以将所述快闪存储器模块的多个实体单元中的第一实体单元中的第一数据复制到所述多个实体单元中的至少一第二实体单元中;在将所述第一实体单元中的所述第一数据复制到所述至少一第二实体单元之后且在对所述第一实体单元执行抹除操作前,对所述第一实体单元再执行程序化操作,以将所述第一实体单元中的至少部分存储单元的数据存储状态由第一状态改变至第二状态;以及在程序化所述第一实体单元后,对所述第一实体单元执行所述抹除操作。本专利技术的范例实施例另提供一种快闪存储器存储装置,其包括连接接口单元、快闪存储器模块及快闪存储器控制器。所述连接接口单元用以连接至主机系统。所述快闪存储器模块包括多个实体单元。所述快闪存储器控制器连接至所述连接接口单元与所述快闪存储器模块。所述快闪存储器控制器用以执行数据整并操作,以将所述多个实体单元中的第一实体单元中的第一数据复制到所述多个实体单元中的至少一第二实体单元中。所述快闪存储器控制器还用以在将所述第一实体单元中的所述第一数据复制到所述至少一第二实体单元之后且在对所述第一实体单元执行抹除操作前,对所述第一实体单元再执行程序化操作,以将所述第一实体单元中的至少部分存储单元的数据存储状态由第一状态改变至第二状态。所述快闪存储器控制器还用以在程序化所述第一实体单元后,对所述第一实体单元执行所述抹除操作。本专利技术的范例实施例另提供一种快闪存储器控制器,其用以控制快闪存储器模块。所述快闪存储器模块包括多个实体单元。所述快闪存储器控制器包括主机接口、存储器接口及存储器管理电路。所述主机接口用以连接至主机系统。所述存储器接口用以连接至所述快闪存储器模块。所述存储器管理电路连接至所述连接接口单元与所述快闪存储器模块。所述存储器管理电路用以执行数据整并操作,以将所述多个实体单元中的第一实体单元中的第一数据复制到所述多个实体单元中的至少一第二实体单元中。所述存储器管理电路还用以在将所述第一实体单元中的所述第一数据复制到所述至少一第二实体单元之后且在对所述第一实体单元执行抹除操作前,对所述第一实体单元再执行程序化操作,以将所述第一实体单元中的至少部分存储单元的数据存储状态由第一状态改变至第二状态。所述存储器管理电路还用以在程序化所述第一实体单元后,对所述第一实体单元执行所述抹除操作。在本专利技术的一范例实施例中,所述程序化操作包括:根据预设数据来程序化所述第一实体单元。在本专利技术的一范例实施例中,所述程序化操作包括:根据预设程序化模式来程序化所述第一实体单元。在本专利技术的一范例实施例中,所述预设程序化模式包括单阶存储单元模式。在本专利技术的一范例实施例中,所述程序化操作包括:将所述第一实体单元中的至少一存储单元从抹除状态转换为程序化状态。在本专利技术的一范例实施例中,所述程序化操作用以,在抹除所述第一实体单元之前,确保所述第一实体单元中的每一个存储单元皆处于程序化状态。基于上述,在将第一数据从快闪存储器模块中的第一实体单元复制到第二实体单元后且对第一实体单元执行抹除操作之前,第一实体单元可先被程序化,以改变第一实体单元中的至少部分存储单元的数据存储状态。在改变存储单元的数据存储状态后,可对所述第一实体单元执行抹除操作。藉此,可提高第一实体单元中的存储单元被抹除后的数据写入质量。附图说明图1是根据本专利技术的一范例实施例所示出的主机系统、存储器存储装置及输入/输出(I/O)装置的示意图;图2是根据本专利技术的一范例实施例所示出的主机系统、存储器存储装置及I/O装置的示意图;图3是根据本专利技术的一范例实施例所示出的主机系统与存储器存储装置的示意图;图4是根据本专利技术的一范例实施例所示出的存储器存储装置的概要方块图;图5是根据本专利技术的一范例实施例所示出的存储器控制电路单元的概要方块图;图6是根据本专利技术的一范例实施例所示出的管理可复写式非易失性存储器模块的示意图;图7是根据本专利技术的一范例实施例所示出的数据整并操作的示意图;图8是根据本专利技术的一范例实施例所示出的程序化第一实体单元并将第一实体单元关联至闲置区的示意图;图9A是根据本专利技术的一范例实施例所示出的第一实体单元中的存储单元的临界电压分布的示意图;图9B是根据本专利技术的一范例实施例所示出的经程序化的第一实体单元中的存储单元的临界电压分布的示意图;图10是根据本专利技术的一范例实施例所示出的快闪存储器控制方法的流程图。具体实施方式现将详细地参考本专利技术的示范性实施例,示范性实施例的实例说明于附图中。只要有可能,相同元件符号在附图和描述中用来表示相同或相似部分。一般而言,存储器存储装置(亦称,存储器存储系统)包括可复写式非易失性存储器模块(rewritablenon-volatilememorymodule)与控制器(亦称,控制电路)。存储器存储装置可与主机系统一起使用,以使主机系统可将数据写入至存储器存储装置或从存储器存储装置中读取数据。图1是根据本专利技术的一范例实施例所示出的主机系统、存储器存储装置及输入/输出(I/O)装置的示意图。图2是根据本专利技术的一范例实施例所示出的主机系统、存储器存储装置及I/O装置的示意图。请参照图1与图2,主机系统11可包括处理器111、随机存取存储器(randomaccessmemory,RAM)112、只读存储器(readonlymemory,ROM)113及数据传输接口114。处理器111、随机存取存储器112、只读存储器113及数据传输接口114可连接至系统总线(systembus)110。在一范例实施例中,主机系统11可通过数据传输接口114与存储器存储装置10连接。例如,主机系统11本文档来自技高网...

【技术保护点】
1.一种快闪存储器控制方法,其特征在于,包括:/n指示快闪存储器存储装置中的快闪存储器模块执行数据整并操作,以将所述快闪存储器模块的多个实体单元中的第一实体单元中的第一数据复制到所述多个实体单元中的至少一第二实体单元中;/n在将所述第一实体单元中的所述第一数据复制到所述至少一第二实体单元之后且在对所述第一实体单元执行抹除操作前,对所述第一实体单元再执行程序化操作,以将所述第一实体单元中的至少部分存储单元的数据存储状态由第一状态改变至第二状态;以及/n在程序化所述第一实体单元后,对所述第一实体单元执行所述抹除操作。/n

【技术特征摘要】
1.一种快闪存储器控制方法,其特征在于,包括:
指示快闪存储器存储装置中的快闪存储器模块执行数据整并操作,以将所述快闪存储器模块的多个实体单元中的第一实体单元中的第一数据复制到所述多个实体单元中的至少一第二实体单元中;
在将所述第一实体单元中的所述第一数据复制到所述至少一第二实体单元之后且在对所述第一实体单元执行抹除操作前,对所述第一实体单元再执行程序化操作,以将所述第一实体单元中的至少部分存储单元的数据存储状态由第一状态改变至第二状态;以及
在程序化所述第一实体单元后,对所述第一实体单元执行所述抹除操作。


2.根据权利要求1所述的快闪存储器控制方法,其中所述程序化操作包括:
根据预设数据来程序化所述第一实体单元。


3.根据权利要求1所述的快闪存储器控制方法,其中所述程序化操作包括:
根据预设程序化模式来程序化所述第一实体单元。


4.根据权利要求3所述的快闪存储器控制方法,其中所述预设程序化模式包括单阶存储单元模式。


5.根据权利要求1所述的快闪存储器控制方法,其中所述程序化操作包括:
将所述第一实体单元中的至少一存储单元从抹除状态转换为程序化状态。


6.根据权利要求1所述的快闪存储器控制方法,其中所述程序化操作用以,在抹除所述第一实体单元之前,确保所述第一实体单元中的每一个存储单元皆处于程序化状态。


7.一种快闪存储器存储装置,其特征在于,包括:
连接接口单元,用以连接至主机系统;
快闪存储器模块,其中所述快闪存储器模块包括多个实体单元;以及
快闪存储器控制器,连接至所述连接接口单元与所述快闪存储器模块,
其中所述快闪存储器控制器用以执行数据整并操作,以将所述多个实体单元中的第一实体单元中的第一数据复制到所述多个实体单元中的至少一第二实体单元中,
所述快闪存储器控制器还用以在将所述第一实体单元中的所述第一数据复制到所述至少一第二实体单元之后且在对所述第一实体单元执行抹除操作前,对所述第一实体单元再执行程序化操作,以将所述第一实体单元中的至少部分存储单元的数据存储状态由第一状态改变至第二状态,并且
所述快闪存储器控制器还用以在程序化所述第一实体单元后,对所述第一实体单元执行所述抹除操作。


8.根据权利要求7所述的快闪存储器存储装置,其中所述程序化操作包括:
根据预设数据来程序化所述第一实体单元。<...

【专利技术属性】
技术研发人员:杨宇翔林纬刘安城刘宇恒赖淳熙詹庭鑑
申请(专利权)人:群联电子股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1