多频输出的时钟发生器系统技术方案

技术编号:2892001 阅读:255 留言:0更新日期:2012-04-11 18:40
一种用以产生若干多频数字时钟信号,将它们分配到若干同步计时器件的时钟发生器系统,包括以锁定方式操作的两个独立但实际上相同构成的时钟发生器单元。该发生器单元之一的数字时钟信号输出分配至该同步计时器件以及一误差检测电路,后者还接收来自另一时钟发生器单元的数字时钟信号进行相互比较。当检测到误差时,该误差检测电路将产生一个误差信号,以暂停应用本时钟发生器系统的系统的操作,并使时钟发生器复位。(*该技术在2014年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术一般涉及数字数据处理系统,尤其涉及用以产生若干时钟信号,而相互具有不同频率的一种时钟发生器系统。目前构造的数据处理系统,通常采用若干安装在印刷电路板上,并在电气上相互互连的一个个集成电路元件。为了实现数据处理系统的同步操作,通常还配备了一个数字时钟信号源,该信号源分配至电路板上安装的各个集成电路器件。对于频率较低的时钟信号(例如1MHz或更低数量级的时钟信号),时钟的时滞可能不是一个严重问题。然而,当开发的系统采用较高的时钟频率(例如高于1MHz)时,时钟的时滞(即各点所见时钟信号跃迁现象相对于另一点跃迁现象之间的差)可能成为一个严重问题。一种解决方式是通过中间寄存器或类似器件,以异步方式处理各集成电路之间的信息转移。另一种方法是采用锁相环(PLL),但这种器件通常需要一个基准信号,以保持基准信号与输出时钟信号之间的相位关系。有时,在各比较时钟信号之间会碰到不稳定性,它将在输出信号中产生不稳定性。此外,以模拟形式实现的PLL往往对电源噪声较为敏感。另外,模拟PLL需要额外的元件。本专利技术是一种时钟发生器系统,它包括一对分别称作“主(Master)”和“副(Shado本文档来自技高网...

【技术保护点】
一种多频输出时钟发生器系统,其特征在于包括:一对时钟发生装置,其中每个时钟发生装置产生具有至少两个频率的多个时钟信号,该多个时钟信号的每个信号由该对时钟信号中的一个信号产生,它具有由该对时钟信号中的另一个信号所产生的一个相应的、实际上相 同的时钟信号,该对时钟发生装置被构建以锁定步进同步方式工作;耦合以接收所述时钟信号的误差检测装置,它用以将由该对时钟信号中的一个信号所产生的多个时钟信号中的每个信号与该对时钟发生装置的另一个所产生的相应一个时钟信号进行比较,所述误差检测 装置包括当在任何时钟信号之间检测到失配时,用以产生一误差信号的装置;以及响应于所述误差信号,用以将该对时钟发生装...

【技术特征摘要】
...

【专利技术属性】
技术研发人员:拉塞尔N米罗夫迪克恩戈克列弗兰克米卡劳斯卡斯C约翰格列本肯珀金英夸恩
申请(专利权)人:协力计算机股份有限公司
类型:发明
国别省市:US[美国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1