记忆模块安装之方法,转接卡及配置技术

技术编号:2873883 阅读:199 留言:0更新日期:2012-04-11 18:40
一种不需要系统插槽(1,1’)上的讯号调节装置之设置内存模块(2)的方法,藉此提供具有该插槽(1,1’)以及数个不具有讯号调节装置之内存模块(2)之系统母板(3),特征在于 提供至少一转接卡(4),其具有至少一插入插槽(42)以及一讯号调节装置(41); 该内存模块(2)之至少一子集合被设置于该转接卡(4)之该插入插槽(42)之中;以及 每一壳中被设置至少一内存模块(2)之转接卡(4)被提供于系统之至少一插槽(1,1’)之上,因此不具有讯号调节装置之该内存模块(2)随后于具有讯号调节装置之内存模块(2)的形式中在系统中被操作。(*该技术在2023年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及不需要系统插槽上之讯号调节装置之内存模块安装方法,并提供一种不需要讯号调节装置之具有插槽及数个内存模块之系统母板(motherboard)。
技术介绍
在具有不同配置之模块化电子系统中,通常提供一种具有一或复数插槽之系统母板。依据系统需求或系统配置阶层而定,该等插槽位于设置或未设置一内存模块之每一壳内。此等内存模块的接口必须互相一致或兼容。此种型态之典型的模块内存系统系具有可扩展基本内存之计算机系统(PC,工作站,服务器),藉此在母板上提供插入(plug-in)插槽形式的内存模块用的插槽,且依据基本内存所需之尺寸,被设置具有内存模块。此外,每一壳内的插入插槽建立基板上之讯号线与内存模块上之接触区域之间的电性接触。这些内存模块一般具有SIMM(signal inline memorymodules,单列内存模块)或DIMMs(dual inline memory modules,双列内存模块)的形式。此等插入插槽使得内存模块之间能有简单的交换或简单的更新。总线系统讯号线之设计需求随着较高的时脉速率以及对内存模块与来自内存模块之数据传输速率而增加。此处提供DDR-DRAM(double data rate dynamic random memory,双资料速率动态随机存取内存)之DDRII总线每秒以及每资料讯号667Mbiit(Mbit/s/pin)之传输速率,以及提供DDRIII总线系统1.2 Gbit/s/pin的数据传输速率。以这些数据传输速率,实质上的输出是需要的以确保在总线系统讯号线上传输之资料讯号的个别接收位置上的讯号完整性,因为配置于讯号线的寄生电容太高而不能被总线监视芯片或设置于内存模块上之内存芯片足够快速地充电。此外,讯号的完整性随着时脉速率的增加受到接口点上的反射不利的影响。因此建议插入内存芯片与系统讯号线之间的讯号调节用之缓冲芯片,类似已知的控制及地址讯号用之DDRI总线系统。在DDRI总线系统中,为了二个或更多内存模块之配置,内存模块被提供讯号调节装置,例如缓冲器芯片及/会缓冲存储器(暂存的DIMMS)。因为总线系统讯号线之后不再被连接至所有设置于内存模块上的内存芯片,而仅连接至一内存芯片,由内存模块及干扰点的数目所代表的电容负载被降低。这种解决方案的缺点在于,一方面需要控制及地址线上之控制与地址讯号之间以及另一方面是资料线上之数据传输的延迟周期(潜伏期(1atency))。在写入周期中,控制及地址讯号开始被传输至一缓冲器或一缓冲存储器,并且仅于后续的周期内与依据一个一周期延迟被输出之资料讯号一起被传输至内存芯片。此延迟周期严重地降低数据传输速率,尤其是在随机存取内存的情况中。如果讯号调节装置为了DDRII及DDRII总线系统而被实施,此讯号调节装置可被设置于内存模块上或系统母板上。二种解决方案都产生严重的缺失。将讯号调节装置设置于内存模块上的配置一方面增加内存模块的成本,另一方面产生测试内存模块的困难。其理由在于,当内存芯片不再直接经由内存模块接口被存取时,所需的,例如测试内存芯片中之容设的时脉情况的成本,大大增加。然而,如果,讯号调节装置设置于母板上,讯号调节装置也具有它们不需要的配置用功能,并降低内存模块的功能性,由于之后必要的延迟周期。
技术实现思路
因此,本专利技术之目的在于提供一种设置内存模块之方法,以该方法,受限于数个插槽之系统的内存容量在每一壳内以简单的方式增加,且系统内的数据传输速率可适用于相关的内存容量,藉此该等内存模块可以低成本被设计。本专利技术之目的因此进一步提供一种转接卡以及为此目的之具有此转接卡之设置。上述目的由依据本专利技术的方法而实现。依据本专利技术的方法,内存模块因此被设置在具有讯号调节装置之转接卡上。此转接卡随后被设置在系统内。此处,此处所提供之设置于转接卡上之内存模块不具有讯号调节装置(未缓冲的,未暂存的,以下称为未缓冲的),但随后从系统的角度被当成缓冲存储器使用。以本专利技术之方法,系统因此于非常简单且弹性的方式中适用于各中需求。系统内存容量可在简单的方式中被增加数倍。具有低内存容量的系统可经由唯一未缓冲的内存模块极高快速数据传输速率上操作。另一方面,经由转接卡的使用,需要大的内存容量之系统中的总线系统讯号线上的负载排它地降低,在数据传输的费用下,而不需要系统母板上之特定测量或为该目的所需之内存模块之特定型态。系统可以未缓冲存储器模块之单一型态在内存容量及数据传输方面达成最佳状态。因此,详细地说,在依据本专利技术系统插槽上之内存模块之设置用之方法中,首先提供一种系统母板,其具有插槽,数个没有讯号调节装置的内存模块,至少一个在每一壳中具有至少一插入插槽以及一讯号调节装置之转接卡。一内存模块之次集合随后被设置于转接卡的插入插槽内,且于系统的插槽上提供在每一壳内被配置一或更多内存模块之转接卡。不具有讯号调节装置之未缓冲存储器模块随后可被系统以缓冲存储器模块的方式操作,亦即,具有讯号调节装置的内存模块。此转接卡最好在该转接卡被设置于插槽之前在每一机体中被提供一或更多内存模块。此处,插槽的组合设备对系统最佳化而言也是可能的,藉此一缓冲的或未缓冲的内存提供此模块于至少一插槽上,且剩余插槽中的一个提供配置有内存模块之转接卡。依据本专利技术之系统插槽上之内存设置用之转接卡包括,一基板,在每一壳中适应一内存模块之至少一插入插槽,与该等插槽之一兼容的接口以及,此外,一讯号调节装置以具有讯号调节手段的缓冲存储器模块的方式操作设置于插入插槽中之不具有讯号调节手段之未缓冲存储器模块。如果此转接卡具有大于一个插入插槽,受限于插槽数目的系统的内存容量可简单地被提升为多倍。依据本专利技术之转接卡较好具有偶数个插入插槽,因为这随后将有利地产生具有相等线长度之内存模块之对称设置。依据本专利技术第一较佳实施例之转接卡,此插入插槽为此目的被成对地互相面对面水平设置于基板上。这有利地产生平行于基板或基板表面之内存模块设置且因此节省空间。随后可以提供插槽之间极短的缝隙。如果水平设置的插入插槽被提供于从基板上移除之一区域上并且朝向该接口之方向,该讯号调节装置可被设置于该接口之最接近的区域内。这有利地提供从该接口至讯好调节装置之短的馈入线。短的馈入线在反射行为上以及在馈入线上由一损失效应讯号线(传输线)上传输之讯号改变上具有好的效应。在第二较佳实施例中,此插入插槽依据本专利技术被设置于基板之二表面中之一表面上之一转接卡上,并被铅直设置。被提供于插入连接中之内存模块随后垂直于基板表面设置。此实施例也产生从接口至讯号调节装置之短馈入的好处。此处,此讯号调节装置最好包括资料之讯号调节用之二DQ缓冲器以及控制及地址讯号之讯号调节用之CA缓冲器。由于二DQ缓冲器,资料讯号传输用之讯号线能够依循至具有较少反射点之个别DQ缓冲器之较短路径。此DQ缓冲器最好被设置为平行于接口的直线,藉此该CA缓冲器被提供于二DQ缓冲器之间。每一讯号调节装置具有习知设计的缓冲器及/或PLL(phase 1ockedloop,相位锁定回路)装置。然而,依据本专利技术之转接卡最好具有精确的二插入插槽,藉此可以实施在转接卡与和内存模块之电子接口兼容之系统母板之间的接口。设置于转接卡上之复数内存模块之所需之额外的寻址(addressing)可藉由可利本文档来自技高网
...

【技术保护点】

【技术特征摘要】

【专利技术属性】
技术研发人员:H·鲁克鲍尔M·库滋门卡
申请(专利权)人:因芬尼昂技术股份公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1