【技术实现步骤摘要】
一种超低功耗抗单粒子翻转的静态随机存取存储器
本技术涉及一种超低功耗抗单粒子翻转的静态随机存取存储器,属于集成电路
技术介绍
在空间辐射环境中存在的高能粒子撞击CMOS集成电路的敏感区域时会引起单粒子翻转(SingleEventUpset,SEU),从而导致电路操作的瞬时中断、逻辑状态的变化,甚至对电子设备或集成电路造成永久性的损坏。静态随机存取存储器(StaticRandomAccessMemory,SRAM)作为高速缓存(cache)的重要组成部分,在现代嵌入式处理器中得到了广泛的应用。它在中央处理器(CentralProcessingUnit,CPU)和内存之间的数据交互中起着重要的作用。这些数据交互是信息安全的关键,这就需要SRAM存储器具有极高的可靠性。然而,器件尺寸随着CMOS集成电路的发展不断缩小,使得SRAM存储器越来越容易受到单粒子翻转的影响,导致存储数据发生翻转。因此,设计抗单粒子翻转加固SRAM存储器已成为电子系统迫切需求。
技术实现思路
针对现有SRAM存储器容易受到单粒 ...
【技术保护点】
1.一种超低功耗抗单粒子翻转的静态随机存取存储器,其特征在于,包括PMOS晶体管P1~P6、NMOS晶体管N1~N6;/nPMOS管P3的栅极、NMOS晶体管N1的栅极、NMOS晶体管N3的漏极、NMOS晶体管N4的栅极、NMOS晶体管N6的漏极和PMOS管P6的漏极同时连接,连接节点为QN;/nPMOS管P4的栅极、PMOS管P5的漏极、NMOS晶体管N2的栅极、NMOS晶体管N3的栅极、NMOS晶体管N4的漏极和NMOS晶体管N5的漏极同时连接,连接节点为Q;/nPMOS管P3的漏极与PMOS管P5的源极及PMOS管P1的源极同时连接,PMOS管P4的漏极与PMOS管P ...
【技术特征摘要】
1.一种超低功耗抗单粒子翻转的静态随机存取存储器,其特征在于,包括PMOS晶体管P1~P6、NMOS晶体管N1~N6;
PMOS管P3的栅极、NMOS晶体管N1的栅极、NMOS晶体管N3的漏极、NMOS晶体管N4的栅极、NMOS晶体管N6的漏极和PMOS管P6的漏极同时连接,连接节点为QN;
PMOS管P4的栅极、PMOS管P5的漏极、NMOS晶体管N2的栅极、NMOS晶体管N3的栅极、NMOS晶体管N4的漏极和NMOS晶体管N5的漏极同时连接,连接节点为Q;
PMOS管P3的漏极与PMOS管P5的源极及PMOS管P1的源极同时连接,PMOS管P4的漏极与PMOS管P6的源极及PMOS管P2的源极同时连接;
PMOS管P3的源极与PMOS管P4的源极与电源的正极同时连接;
PMOS管P1的栅极、PMOS管P2的漏极、PMOS管P5的栅极和NMOS晶体管N2的漏极同时连接,连接节点为S1;
PMOS管P2的...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。