芯片上系统中用于控制动态电压的时钟系统技术方案

技术编号:2853501 阅读:207 留言:0更新日期:2012-04-11 18:40
本发明专利技术是关于芯片上系统中用于控制动态电压的时钟系统,包括:拥有规定的频率并产生时钟的外置时钟发生器;用于输入上述外置时钟发生器产生的时钟并将其固定成一定的频率输出的锁相环;分配从上述锁相环中输出的时钟频率,将其制成具有规定频率的时钟后提供这一时钟的时钟分配器。本发明专利技术在不影响其它部分时钟频率的情况下能够控制各构成部分的时钟频率。(*该技术在2024年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术是涉及芯片上系统(以下简称“SOC”)中用于控制动态电压的时钟系统,尤其是指能在SOC中更为有效地控制平稳动态电压的一种芯片上系统中用于控制动态电压的时钟系统。(2)
技术介绍
为提高中央处理器磁芯(Core)的性能,减少磁芯的电力消耗,最近采取了许多方法,其中常用的方法是按中央处理器CPU性能调节时钟,并根据该时钟改变电压。中央处理器磁芯和内存总线等的互补金属氧化物半导体(CMOS)元件所消耗的电力P通常用下列式子表示。P=1/2CV2F在这里,C代表元件的总电容量,V代表操作电压,F代表操作频率。为减少电力消耗,采取了许多降低操作电压的方法,并且也取得了许多的进展。但是,在降低操作电压方面,最大的障碍就是中央处理器的性能,如果降低操作电压,那么CMOS元件充电需要花费时间就变长,这样只会导致这些元件的操作速度降低。在这种情况下,如果以必要的中央处理器性能所需的频率进行操作,并随之允许所需要的电压,那么所消耗的电力将分别与V2、F(频率)成正比。但是,采取这种方法的难点在于当改变频率时,不仅中央处理器记忆装置时钟,而且其它相关的周边机器时钟也随之一起改变。图1是应用现有本文档来自技高网...

【技术保护点】
一种芯片上系统中用于控制动态电压的时钟系统,其特征在于包括:拥有规定的频率并产生时钟的外置时钟发生器;用于输入所述的外置时钟发生器产生的时钟,并将其固定成一定的频率输出的锁相环;分配从所述的锁相环中输出的时钟频率,将 其制成具有规定频率的时钟后提供这一时钟的时钟分配器。

【技术特征摘要】
1.一种芯片上系统中用于控制动态电压的时钟系统,其特征在于包括拥有规定的频率并产生时钟的外置时钟发生器;用于输入所述的外置时钟发生器产生的时钟,并将其固定成一定的频率输出的锁相环;分配从所述的锁相环中输出...

【专利技术属性】
技术研发人员:全范镇
申请(专利权)人:乐金电子昆山电脑有限公司
类型:发明
国别省市:32[中国|江苏]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利