LED驱动电路制造技术

技术编号:28131465 阅读:11 留言:0更新日期:2021-04-19 11:54
本发明专利技术实施例公开了一种LED驱动电路,包括:信号接收模块,所述信号接收模块用于接收行驱动信号、第一列驱动信号和第二列驱动信号;信号保持模块,所述信号保持模块用于根据所述行驱动信号保持所述第一列驱动信号;调节模块,所述调节模块与LED芯片连接,所述调节模块用于接收调节信号,并根据所述第一列驱动信号、所述第二列驱动信号和所述调节信号驱动所述LED芯片发光。本发明专利技术实施例提供的LED驱动电路可同时实现高像素密度和大面积的Micro

【技术实现步骤摘要】
LED驱动电路


[0001]本专利技术实施例涉及半导体
,尤其涉及一种LED驱动电路。

技术介绍

[0002]微型发光二极管(Micro Light

Emitting Diode,Micro

LED)具有自发光显示特性,其为全固态发光二极管,寿命长、亮度高、功耗低、体积较小、具有超高分辨率,可应用于高温或辐射等极端环境,越来越多的厂家已将其作为新一代显示技术进行规划。
[0003]Micro

LED的产品形态上可分为两个方向:高像素密度(PPI(Pixels Per Inch,像素密度)>1000)Micro

LED阵列的微显示器和低像素密度(PPI<1000)Micro

LED阵列的较大尺寸显示屏。所以对于Micro

LED的驱动方法就分为高像素密度显示驱动和低像素密度显示驱动。然而,高像素密度显示驱动和低像素密度显示驱动均不能够实现高像素密度的大面积显示屏的驱动。

技术实现思路

[0004]有鉴于此,本专利技术实施例提供一种LED驱动电路,以实现高像素密度且大面积的Micro

LED阵列驱动。
[0005]本专利技术实施例提供一种LED驱动电路,包括:
[0006]信号接收模块,所述信号接收模块用于接收行驱动信号、第一列驱动信号和第二列驱动信号;
[0007]信号保持模块,所述信号保持模块用于根据所述行驱动信号保持所述第一列驱动信号;
[0008]调节模块,所述调节模块与LED芯片连接,所述调节模块用于接收调节信号,并根据所述第一列驱动信号、所述第二列驱动信号和所述调节信号驱动所述LED芯片发光。
[0009]进一步的,所述信号接收模块包括第一NMOS管和第二NMOS管,所述第一NMOS管的栅极和所述第二NMOS管的栅极连接且用于接收行驱动信号,所述第一NMOS管的漏极用于接收第一列驱动信号,所述第二NMOS管的漏极用于接收第二列驱动信号。
[0010]进一步的,所述信号保持模块包括第一PMOS管、第二PMOS管、第三NMOS管和第四NMOS管;
[0011]所述第一PMOS管的栅极、所述第三NMOS管的栅极、所述第二PMOS管的漏极和所述第四NMOS管的漏极四者相连接;
[0012]所述第二PMOS管的栅极、所述第四NMOS管的栅极、所述第一PMOS管的漏极和所述第三NMOS管的漏极四者相连接;
[0013]所述第三NMOS管的栅极与与所述第一NMOS管的源极连接,所述第四NMOS管的栅极与所述第二NMOS管的源极连接;
[0014]所述第一PMOS管的漏极与所述第三NMOS管的漏极连接,所述第二PMOS管的漏极与所述第四NMOS管的漏极连接;
[0015]所述第一PMOS管的源极和第二PMOS管的源极均连接工作电源正极;
[0016]所述第三NMOS管的源极和第四NMOS管的源极均连接工作电源负极。
[0017]进一步的,所述调节模块包括第三PMOS管和第四PMOS管,所述第三PMOS管的栅极用于接收调节信号,所述第三PMOS管的源极连接工作电源正极,所述第三PMOS管的漏极与所述第四PMOS管的源极连接,所述第四PMOS管的栅极与所述第三NMOS管的栅极连接,所述第四PMOS管的漏极与所述LED芯片连接。
[0018]进一步的,所述LED驱动电路还包括列扫描模块,所述列扫描模块包括移位寄存器和锁存器,所述移位寄存器的数据输入端接收列控制信号,所述移位寄存器的数据输出端连接所述锁存器的数据输入端,所述锁存器的数据输出端输出第一列驱动信号。
[0019]进一步的,所述第一列驱动信号输入反相器后得到第二列驱动信号。
[0020]进一步的,所述LED驱动电路还包括调节信号生成电路,所述调节信号生成电路包括控制电路、电流调节电路、译码器电路和镜像电路;
[0021]所述电流调节电路用于产生调节电流;
[0022]所述镜像电路用于复制所述调节电流以生成多个镜像电流;
[0023]所述译码器电路包括多个开关,所述译码器电路根据开关的闭合数量基于多个所述镜像电流生成调节信号;
[0024]所述控制电路用于根据控制信号输出所述调节信号。
[0025]进一步的,所述电流调节电路包括电源、电流加法器、电流减法器和NMOS管;所述电流加法器用于产生电流加信号,所述电流减法器用于产生电流减信号,所述电流加信号与所述电流减信号相减后生成调节电流,所述调节电流经所述电源和所述NMOS管输入至所述镜像电路。
[0026]进一步的,所述镜像电路包括多个NMOS管,每个NMOS管的基极连接所述电流调节电路,每个NMOS管的源极接地,每个NMOS管的漏极连接所述译码器电路中对应的开关。
[0027]进一步的,所述译码器电路还包括多个串联的译码器,每个译码器的数据输出端连接一个开关后再连接下一个译码器的数据输入端。
[0028]本专利技术实施例提供的LED驱动电路可同时实现高像素密度和大面积的Micro

LED显示屏的驱动,同时可实现低功耗且高效率的驱动,使Micro

LED显示模组有更好的亮度均匀性和对比度。
附图说明
[0029]图1为本专利技术实施例一提供的一种LED驱动电路的模块示意图;
[0030]图2为本专利技术实施例一提供的一种LED驱动电路的电路结构图;
[0031]图3为本专利技术实施例二提供的一种列扫描子电路的电路结构图;
[0032]图4为本专利技术实施例三提供的一种行扫描电路的电路结构图;
[0033]图5为本专利技术实施例四提供的一种调节信号生成电路的电路结构图;
[0034]图6为本专利技术实施例四提供的一种电流调节电路的电路结构图;
[0035]图7为本专利技术实施例四提供的一种译码器电路的电路结构图;
[0036]图8为本专利技术实施例五提供的一种列扫描子电路的时序图;
[0037]图9为本专利技术实施例五提供的一种行扫描电路的时序图;
[0038]图10为本专利技术实施例五提供的一种LED驱动电路的行列扫描时序图;
[0039]图11为本专利技术实施例五提供的120Hz刷新率的时序图。
具体实施方式
[0040]下面结合附图和实施例对本专利技术作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本专利技术,而非对本专利技术的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本专利技术相关的部分而非全部结构。
[0041]在更加详细地讨论示例性实施例之前应当提到的是,一些示例性实施例被描述成作为流程图描绘的处理或电路。虽然流程图将各步骤描述成顺序的处理,但是其中的许多步骤可以被并行地、并发地或者同时实施。此外,各步骤的顺序可以被重新安排。当其操作完成时处理可以本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种LED驱动电路,其特征在于,包括:信号接收模块,所述信号接收模块用于接收行驱动信号、第一列驱动信号和第二列驱动信号;信号保持模块,所述信号保持模块用于根据所述行驱动信号保持所述第一列驱动信号;调节模块,所述调节模块与LED芯片连接,所述调节模块用于接收调节信号,并根据所述第一列驱动信号、所述第二列驱动信号和所述调节信号驱动所述LED芯片发光。2.如权利要求1所述的LED驱动电路,其特征在于,所述信号接收模块包括第一NMOS管和第二NMOS管,所述第一NMOS管的栅极和所述第二NMOS管的栅极连接且用于接收行驱动信号,所述第一NMOS管的漏极用于接收第一列驱动信号,所述第二NMOS管的漏极用于接收第二列驱动信号。3.如权利要求2所述的LED驱动电路,其特征在于,所述信号保持模块包括第一PMOS管、第二PMOS管、第三NMOS管和第四NMOS管;所述第一PMOS管的栅极、所述第三NMOS管的栅极、所述第二PMOS管的漏极和所述第四NMOS管的漏极四者相连接;所述第二PMOS管的栅极、所述第四NMOS管的栅极、所述第一PMOS管的漏极和所述第三NMOS管的漏极四者相连接;所述第三NMOS管的栅极与与所述第一NMOS管的源极连接,所述第四NMOS管的栅极与所述第二NMOS管的源极连接;所述第一PMOS管的漏极与所述第三NMOS管的漏极连接,所述第二PMOS管的漏极与所述第四NMOS管的漏极连接;所述第一PMOS管的源极和第二PMOS管的源极均连接工作电源正极;所述第三NMOS管的源极和第四NMOS管的源极均连接工作电源负极。4.如权利要求3所述的LED驱动电路,其特征在于,所述调节模块包括第三PMOS管和第四PMOS管,所述第三PMOS管的栅极用于接收调节信号,所述第三PMOS管的源极连接工作电源正极,所述第三PMOS管的漏极与所...

【专利技术属性】
技术研发人员:刘召军吕志坚何先顺陈锐黄利将盘福波叶嘉豪
申请(专利权)人:深圳市思坦科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1