逻辑到物理表高速缓存中基于顺序写入的分区制造技术

技术编号:27528529 阅读:32 留言:0更新日期:2021-03-03 11:00
本申请涉及逻辑到物理表高速缓存中基于顺序写入的分区。本文描述了一种用于管理逻辑到物理表高速缓存中基于顺序写入的分区的方法。所述方法包含由存储器子系统定位高速缓存中的第一顺序写入分区中的第一条目,所述第一条目将读取请求的一组顺序逻辑地址中的第一逻辑地址映射到第一物理地址,其中第一顺序写入分区中的每个条目对应于顺序写入存储器子系统的存储器组件的顺序物理地址的两个顺序逻辑地址。所述方法进一步包含基于第一条目确定与第一逻辑地址相关联的第一物理地址和与所述一组顺序逻辑地址中的第二逻辑地址相关联的第二物理地址,和由存储器子系统至少基于第一物理地址和第二物理地址实现读取请求。第一物理地址和第二物理地址实现读取请求。第一物理地址和第二物理地址实现读取请求。

【技术实现步骤摘要】
逻辑到物理表高速缓存中基于顺序写入的分区


[0001]本公开总体上涉及逻辑到物理表高速缓存,并且更具体地,涉及逻辑到物理表高速缓存中基于顺序写入的分区。

技术介绍

[0002]存储器子系统可以包含存储数据的一或多个存储器组件。存储器组件可以是,例如非易失性存储器组件和易失性存储器组件。总的来说,主机系统可以利用存储器子系统在存储器组件存储数据,并且从存储器组件检索数据。

技术实现思路

[0003]在一个方面,本公开涉及一种用于在逻辑到物理表高速缓存中管理基于顺序写入的分区的方法,所述方法包括:由存储器子系统接收引用一组顺序逻辑地址的读取请求;由所述存储器子系统定位所述逻辑到物理表高速缓存中的第一顺序写入分区中的第一条目,所述第一条目将所述读取请求的所述一组顺序逻辑地址中的第一逻辑地址映射到第一物理地址,其中所述第一顺序写入分区中的每个条目对应于顺序写入所述存储器子系统的存储器组件的顺序物理地址的两个顺序逻辑地址;由所述存储器子系统基于所述第一条目并且响应于所述第一条目是所述第一顺序写入分区的一部分,确定与所述第一逻辑地址相关联的本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种用于在逻辑到物理表高速缓存中管理基于顺序写入的分区的方法,所述方法包括:由存储器子系统接收引用一组顺序逻辑地址的读取请求;由所述存储器子系统定位所述逻辑到物理表高速缓存中的第一顺序写入分区中的第一条目,所述第一条目将所述读取请求的所述一组顺序逻辑地址中的第一逻辑地址映射到第一物理地址,其中所述第一顺序写入分区中的每个条目对应于顺序写入所述存储器子系统的存储器组件的顺序物理地址的两个顺序逻辑地址;由所述存储器子系统基于所述第一条目并且响应于所述第一条目是所述第一顺序写入分区的一部分,确定与所述第一逻辑地址相关联的所述第一物理地址和与所述一组顺序逻辑地址中的第二逻辑地址相关联的第二物理地址;以及由所述存储器子系统至少基于所述第一物理地址和所述第二物理地址实现所述读取请求。2.根据权利要求1所述的方法,其中确定所述第二物理地址包含递增所述第一物理地址。3.根据权利要求1所述的方法,进一步包括:由所述存储器子系统定位所述逻辑到物理表高速缓存中的第二顺序写入分区中的第二条目,所述第二条目将所述读取请求的所述一组顺序逻辑地址中的第三逻辑地址映射到第三物理地址,其中所述第二顺序写入分区中的每个条目对应于顺序写入所述存储器子系统的所述存储器组件的顺序物理地址的四个顺序逻辑地址;以及由所述存储器子系统基于所述第二条目确定与所述第三逻辑地址相关联的第三物理地址、与所述一组顺序逻辑地址中的第四逻辑地址相关联的第四物理地址、与所述一组顺序逻辑地址中的第五逻辑地址相关联的第五物理地址,以及与所述一组顺序逻辑地址中的第六逻辑地址相关联的第六物理地址,其中确定所述第四物理地址、所述第五物理地址和所述第六物理地址是基于递增所述第三物理地址。4.根据权利要求3所述的方法,进一步包括:由所述存储器子系统接收引用第七逻辑地址、第八逻辑地址、第九逻辑地址和第十逻辑地址的第一写入请求,使得所述第七逻辑地址、所述第八逻辑地址、所述第九逻辑地址和所述第十逻辑地址被写入所述存储器组件中的顺序物理地址;由所述存储器子系统将来自所述第一写入请求的数据写入所述存储器组件中顺序的第七物理地址、第八物理地址、第九物理地址和第十物理地址;以及响应于将所述数据写入所述第七物理地址、所述第八物理地址、所述第九物理地址和所述第十物理地址,由所述存储器子系统将第三条目添加到所述第二顺序写入分区,其中所述第三条目包含对所述第七物理地址的引用。5.根据权利要求4所述的方法,进一步包括:由所述存储器子系统接收引用所述第一逻辑地址的第二写入请求;由所述存储器子系统将来自所述第二写入请求的数据写入第十一物理地址,使得所述第一逻辑地址与所述第十一物理地址相关联,并且所述第二逻辑地址与所述第二物理地址相关联;以及
响应于将来自所述第二写入请求的数据写入所述第十一物理地址,由所述存储器子系统将所述第一条目从所述第一顺序写入分区移除。6.根据权利要求1所述的方法,其中所述逻辑到物理表高速缓存包含非顺序写入分区,所述非顺序写入分区包含将逻辑地址的组块映射到物理地址的条目,而不管每个逻辑地址是否用另一个逻辑地址顺序写入,并且其中所述存储器子系统于(1)在所述第一顺序写入分区中试图定位匹配之前,(2)在所述第一顺序写入分区中定位匹配失败之后,或者(3)在所述第一顺序写入分区中试图定位匹配的同时,试图定位所述非顺序写入分区中的所述一组顺序逻辑地址中的逻辑地址的匹配。7.根据权利要求1所述的方法,其中所述逻辑到物理表高速缓存存储在所述存储器子系统的易失性存储器中,并且充当存储在非易失性存储器中的逻辑到物理表的高速缓存。8.一种用于在逻辑到物理表高速缓存中管理基于顺序写入的分区的存储器子系统,所述系统包括:存储器组件;和处理装置,所述处理装置耦合到所述存储器组件,所述处理装置配置为:检测引用一组顺序逻辑地址的读取请求;定位所述逻辑到物理表高速缓存中的第一顺序写入分区中的第一条目,所述第一条目将所述读取请求的所述一组顺序逻辑地址中的第一逻辑地址映射到第一物理地址,其中所述第一顺序写入分区中的每个条目对应于顺序写入所述存储器组件的N个顺序物理地址的N个顺序逻辑地址,并且包含对物理地址的单次引用;基于所述第一条目并且响应于所述第一条目是所述第一顺序写入分区的一部分,确定与所述第一逻辑地址相关联的所述第一物理地址和与所述一组顺序逻辑地址中的第二逻辑地址相关联的第二物理地址;以及至少基于所述第一物理地址和所述第二物理地址实现所述读取请求。9.根据权利要求8所述的存储器子系统,其中确定所述第二物理地址包含递增所述第一物理地址。10.根据权利要求8所述的存储器子系统,其中所述处理装置进一步配置为:定位所述逻辑到物理表高速缓存中的第二顺序写入分区中的第二条目,所述第二条目将所述读取请求的所述一组顺序逻辑地址中的第三逻辑地址映射到第三物理地址,其中所述第二顺序写入分区中的每个条目对应于顺序写入所述存储器子系统的所述存储器组件的顺序物理地址的四个顺序逻辑地址;以及基于所述第二条目确定与所述第三逻辑地址相关联的第三物理地址、与所述一组顺序逻辑地址中的第四逻辑地址相关联的第四物理地址、与所述一组顺序逻辑地址中的第五逻辑地址相关联的第五物理地址,以及与所述一组顺序逻辑地址中的第六逻辑地址相关联的第六物理地址,其中确定所述第四物理地址、所述第五...

【专利技术属性】
技术研发人员:戴维
申请(专利权)人:美光科技公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1