源极驱动器及其输出缓冲器制造技术

技术编号:27305776 阅读:33 留言:0更新日期:2021-02-10 09:17
一种源极驱动器包括输出缓冲器与反馈电路。输出缓冲器包括输入级电路、输出级电路、上升控制电路与下降控制电路。输入级电路依据输入电压与反馈电压以对应产生第一闸控电压与第二闸控电压。输出级电路依据第一闸控电压与第二闸控电压对应产生输出电压。反馈电路产生并输出相关于输出电压的反馈电压至输入级电路。上升控制电路与下降控制电路比较输入电压与反馈电压,以及依据比较结果来拉降(或拉升)第一闸控电压与第二闸控电压。第一闸控电压与第二闸控电压。第一闸控电压与第二闸控电压。

【技术实现步骤摘要】
源极驱动器及其输出缓冲器


[0001]本专利技术是有关于一种显示装置,且特别是有关于一种源极驱动器及其输出缓冲器。

技术介绍

[0002]一般而言,源极驱动器被用来驱动显示面板的多条数据线(或称源极线)。源极驱动器配置有多个驱动通道电路,这些驱动通道电路的每一个经由不同的输出缓冲器去驱动这些数据线中的一条对应数据线。源极驱动器配置有输出缓冲器,输出缓冲器可以将数字模拟转换器的模拟电压增益后输出给显示面板的数据线(或称源极线)。随着显示面板的解析度以及/或是帧率(Frame rate)越来越高,对一条扫描线的充电时间越来越短。为了要在短时间对一个像素(pixel)进行驱动(充电或放电),输出缓冲器须要足够高的驱动能力。亦即,输出缓冲器须要足够高的回转率(Slew Rate)。为了提升回转率,公知的输出缓冲器的尾电流(tail current)会被加大。尾电流的增加,意味着功耗的增加。

技术实现思路

[0003]本专利技术提供一种源极驱动器及其输出缓冲器,其可以在对一个像素(pixel)进行驱动的期间内选择性地使输出缓冲器进行过驱动(overdrive),以提高输出电压的回转率。
[0004]本专利技术的实施例提供一种源极驱动器。源极驱动器包括输出缓冲器与反馈电路。输出缓冲器包括输入级电路、输出级电路、上升控制电路与下降控制电路。输入级电路的第一输入端接收输出缓冲器的输入电压。输入级电路的第二输入端耦接至反馈电路的输出端以接收第一反馈电压。输入级电路经配置依照输入电压与第一反馈电压对应地产生第一闸控电压与第二闸控电压。输出级电路耦接至输入级电路,以接收第一闸控电压与第二闸控电压。输出级电路用以依照第一闸控电压与第二闸控电压对应地产生输出缓冲器的输出电压给显示面板的数据线。输出级电路的输出端耦接至反馈电路的输入端。上升控制电路用以比较输入电压与第一反馈电压而获得第一比较结果。当第一比较结果表示第一反馈电压要被拉升时,上升控制电路于第一暂态期间拉降第一闸控电压与第二闸控电压。下降控制电路用以比较输入电压与第一反馈电压而获得第二比较结果。当第二比较结果表示第一反馈电压要被拉降时,下降控制电路于第二暂态期间拉升第一闸控电压与第二闸控电压。反馈电路用以产生并输出相关于输出电压的第一反馈电压至输入级电路的第二输入端。
[0005]本专利技术的实施例提供一种输出缓冲器,输出缓冲器包括输入级电路、输出级电路、上升控制电路与下降控制电路。输入级电路具有第一输入端与第二输入端,输入级电路的第一输入端接收输出缓冲器的输入电压,输入级电路的第二输入端用以接收输出缓冲器的第一反馈电压。输入级电路依照输入电压与第一反馈电压对应地产生第一闸控电压与第二闸控电压。输出级电路耦接至输入级电路以接收第一闸控电压与第二闸控电压,输出级电路用以依照第一闸控电压与第二闸控电压对应地产生输出缓冲器的输出电压。上升控制电路用以比较输入电压与第一反馈电压而获得第一比较结果。当第一比较结果表示第一反馈
电压要被拉升时,上升控制电路于第一暂态期间拉降第一闸控电压与第二闸控电压。下降控制电路用以比较输入电压与第一反馈电压而获得第二比较结果。当第二比较结果表示第一反馈电压要被拉降时,下降控制电路于第二暂态期间拉升第一闸控电压与第二闸控电压。
[0006]基于上述,本专利技术诸实施例所述源极驱动器及其输出缓冲器可以比较输入电压与第一反馈电压。当比较结果表示第一反馈电压将要被拉升时,拉降输出缓冲器的输出级电路的第一闸控电压与第二闸控电压,以提升输出电压的回转率。当比较结果表示第一反馈电压要被拉降时,拉升输出缓冲器的输出级电路的第一闸控电压与第二闸控电压,以提升输出电压的回转率。
[0007]为让本专利技术的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
[0008]图1是依照本专利技术实施例说明一种显示装置的电路方块(circuit block)示意图。
[0009]图2是依照本专利技术的一实施例所绘示的一种源极驱动器的电路方块示意图。
[0010]图3是依照本专利技术的一实施例所绘示的一种输出缓冲器的操作方法的流程示意图。
[0011]图4是依照本专利技术的一实施例说明图2所示上升控制电路的电路方块示意图。
[0012]图5是依照本专利技术的另一实施例说明图2所示上升控制电路的电路方块示意图。
[0013]图6是依照本专利技术的一实施例说明图2所示下降控制电路的电路方块示意图。
[0014]图7是依照本专利技术的另一实施例说明图2所示下降控制电路的电路方块示意图。
[0015]图8是依照本专利技术的一实施例所绘示一种源极驱动器的另一电路方块示意图。
[0016]图9是依照本专利技术的另一实施例所绘示的一种源极驱动器的时序示意图。
[0017]图10是依照本专利技术的另一实施例说明图1所示驱动通道电路的电路方块示意图。
[0018]图11是依照本专利技术的另一实施例说明图10所示阻抗电路的电路方块示意图。
[0019]图12是依照本专利技术的又一实施例说明图10所示阻抗电路的电路方块示意图。
[0020]图13是依照本专利技术的再一实施例说明图10所示阻抗电路的电路方块示意图。
[0021]图14是依照本专利技术的另一实施例说明图10所示阻抗电路的电路方块示意图。
[0022]【附图标记说明】
[0023]10:显示装置
[0024]11:闸极驱动器
[0025]12:源极驱动器
[0026]12_1、12_2、12_m:驱动通道电路
[0027]13:显示面板
[0028]100:输出缓冲器
[0029]110:输入级电路
[0030]120:输出级电路
[0031]130:上升控制电路
[0032]131、132:比较电路
[0033]140:下降控制电路
[0034]141、142:比较电路
[0035]310、510:电流镜
[0036]800:反馈电路
[0037]810:反馈电压产生电路
[0038]811:阻抗电路
[0039]1010:闩锁器
[0040]1020:转换电路
[0041]1021:电平移位器
[0042]1022:数字模拟转换器
[0043]1050:控制电路
[0044]1310:数字模拟转换电路
[0045]1311:数字模拟转换器
[0046]1312:单元增益缓冲器
[0047]DL_1、DL_2、DL_m:数据线
[0048]EN、ENB:控制信号
[0049]N1~N12、P1~P12:电晶体
[0050]NGATE、PGATE:闸控电压
[0051]P(1,1)、P(m,1)、P(1,n)、P(m,n):像素电路
[0052]Pc:目前像素数据
[0053]Pp:先前像素数据
[本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种源极驱动器,包括一输出缓冲器与一反馈电路,其中所述输出缓冲器包括:一输入级电路,具有一第一输入端与一第二输入端,其中所述输入级电路的所述第一输入端接收所述输出缓冲器的一输入电压,所述输入级电路的所述第二输入端耦接至所述反馈电路的一输出端以接收一第一反馈电压,且所述输入级电路经配置以依照所述输入电压与所述第一反馈电压对应地产生一第一闸控电压与一第二闸控电压;一输出级电路,耦接至所述输入级电路以接收所述第一闸控电压与所述第二闸控电压,经配置用以依照所述第一闸控电压与所述第二闸控电压对应地产生所述输出缓冲器的一输出电压给一显示面板的一数据线,其中所述输出级电路的一输出端耦接至所述反馈电路的一输入端;一上升控制电路,经配置用以比较所述输入电压与所述第一反馈电压而获得一第一比较结果,其中当所述第一比较结果表示所述第一反馈电压要被拉升时,所述上升控制电路于一第一暂态期间拉降所述第一闸控电压与所述第二闸控电压;以及一下降控制电路,经配置用以比较所述输入电压与所述第一反馈电压而获得一第二比较结果,其中当所述第二比较结果表示所述第一反馈电压要被拉降时,所述下降控制电路于一第二暂态期间拉升所述第一闸控电压与所述第二闸控电压,其中所述反馈电路用以产生并输出相关于所述输出电压的所述第一反馈电压至所述输入级电路的所述第二输入端。2.如权利要求1所述的源极驱动器,其中所述输出级电路包括:一第一电晶体,具有一控制端耦接至所述输入级电路以接收所述第一闸控电压,其中所述第一电晶体的一第一端耦接至一系统电压,所述第一电晶体的一第二端耦接至所述输出级电路的所述输出端;以及一第二电晶体,具有一控制端耦接至所述输入级电路以接收所述第二闸控电压,其中所述第二电晶体的一第一端耦接至一参考电压,所述第二电晶体的一第二端耦接至所述输出级电路的所述输出端。3.如权利要求1所述的源极驱动器,其中当所述输入电压大于所述第一反馈电压时,所述上升控制电路拉降所述第一闸控电压与所述第二闸控电压,以及当所述输入电压小于或等于所述第一反馈电压时,所述上升控制电路不调整所述第一闸控电压与所述第二闸控电压。4.如权利要求1所述的源极驱动器,其中所述上升控制电路包括:一比较电路,经配置用以比较所述输入电压与所述第一反馈电压而产生一控制电压作为所述第一比较结果;一第一电晶体,具有一控制端耦接至所述比较电路的一输出端以接收所述控制电压,其中所述第一电晶体的一第一端耦接至一参考电压,所述第一电晶体的一第二端耦接至所述输出级电路的一第一输入端以接收所述第一闸控电压;以及一第二电晶体,具有一控制端耦接至所述比较电路的所述输出端以接收所述控制电压,其中所述第二电晶体的一第一端耦接至所述参考电压,所述第二电晶体的一第二端耦接至所述输出级电路的一第二输入端以接收所述第二闸控电压。5.如权利要求4所述的源极驱动器,其中所述比较电路包括:
一第三电晶体,具有一控制端耦接至所述输入电压,其中所述第三电晶体的一第一端耦接至所述第一反馈电压;一电流镜,具有一主电流端耦接至所述第三电晶体的一第二端,其中所述电流镜的一仆电流端耦接至所述比较电路的所述输出端;以及一第四电晶体,具有一控制端耦接至所述比较电路的所述输出端,其中所述第四电晶体的一第一端耦接至所述参考电压,所述第四电晶体的一第二端耦接至所述电流镜的所述仆电流端。6.如权利要求4所述的源极驱动器,其中所述比较电路包括:一第三电晶体,具有一控制端耦接至所述输入电压,其中所述第三电晶体的一第一端耦接至所述第一反馈电压;一第四电晶体,具有一控制端受控于一第一控制信号,其中所述第四电晶体的一第一端耦接至所述第三电晶体的一第二端;一电流镜,具有一主电流端耦接至所述第四电晶体的一第二端,其中所述电流镜的一仆电流端耦接至所述比较电路的所述输出端;一第五电晶体,具有一控制端受控于所述第一控制信号,其中所述第五电晶体的一第一端耦接至一系统电压,所述第五电晶体的第二端耦接至所述电流镜的一致能端;以及一第六电晶体,具有一控制端耦接至所述比较电路的所述输出端,其中所述第六电晶体的一第一端耦接至所述参考电压,所述第六电晶体的一第二端耦接至所述电流镜的所述仆电流端。7.如权利要求6所述的源极驱动器,其中所述比较电路还包括:一第七电晶体,具有一控制端受控于一第二控制信号,其中所述第七电晶体的一第一端耦接至所述参考电压,所述第七电晶体的一第二端耦接至所述第六电晶体的所述控制端。8.如权利要求1所述的源极驱动器,其中当所述输入电压小于所述第一反馈电压时,所述下降控制电路拉升所述第一闸控电压与所述第二闸控电压,以及当所述输入电压大于或等于所述第一反馈电压时,所述下降控制电路不调整所述第一闸控电压与所述第二闸控电压。9.如权利要求1所述的源极驱动器,其中所述下降控制电路包括:一比较电路,经配置用以比较所述输入电压与所述第一反馈电压而产生一控制电压作为所述第二比较结果;一第一电晶体,具有一控制端耦接至所述比较电路的一输出端以接收所述控制电压,其中所述第一电晶体的一第一端耦接至一系统电压,所述第一电晶体的一第二端耦接至所述输出级电路的一第一输入端以接收所述第一闸控电压;以及一第二电晶体,具有一控制端耦接至所述比较电路的所述输出端以接收所述控制电压,其中所述第二电晶体的一第一端耦接至所述系统电压,所述第二电晶体的一第二端耦接至所述输出级电路的一第二输入端以接收所述第二闸控电压。10.如权利要求9所述的源极驱动器,其中所述比较电路包括:一第三电晶体,具有一控制端耦接至所述输入电压,其中所述第三电晶体的一第一端
耦接至所述第一反馈电压;一电流镜,具有一主电流端耦接至所述第三电晶体的一第二端,其中所述电流镜的一仆电流端耦接至所述比较电路的所述输出端;以及一第四电晶体,具有一控制端耦接至所述比较电路的所述输出端,其中所述第四电晶体的一第一端耦接至所述系统电压,所述第四电晶体的一第二端耦接至所述电流镜的所述仆电流端。11.如权利要求9所述的源极驱动器,其中所述比较电路包括:一第三电晶体,具有一控制端耦接至所述输入电压,其中所述第三电晶体的一第一端耦接至所述第一反馈电压;一第四电晶体,具有一控制端受控于一第一控制信号,其中所述第四电晶体的一第一端耦接至所述第三电晶体的一第二端;一电流镜,具有一主电流端耦接至所述第四电晶体的一第二端,其中所述电流镜的一仆电流端耦接至所述比较电路的所述输出端;一第五电晶体,具有一控制端受控于所述第一控制信号,其中所述第五电晶体的一第一端耦接至一参考电压,所述第五电晶体的第二端耦接至所述电流镜的一致能端;以及一第六电晶体,具有一控制端耦接至所述比较电路的所述输出端,其中所述第六电晶体的一第一端耦接至所述系统电压,所述第六电晶体的一第二端耦接至所述电流镜的所述仆电流端。12.如权利要求11所述的源极驱动器,其中所述比较电路还包括:一第七电晶体,具有一控制端受控于一第二控制信号,其中所述第七电晶体的一第一端耦接至所述系统电压,所述第七电晶体的一第二端耦接至所述第六电晶体的所述控制端。13.如权利要求1所述的源极驱动器,其中所述反馈电路包括:一反馈开关,具有一第一端与一第二端分别耦接至所述输入级电路的所述第二输入端与所述输出级电路的所述输出端,其中所述反馈开关于一过驱动期间为截止,以及所述反馈开关于一正常驱动期间为导通以传送所述输出电压作为所述第一反馈电压至所述输入级电路的所述第二输入端;以及一反馈电压产生电路,用以在所述过驱动期间产生并输出相关于所述输出电压的一第二反馈电压作为所述第一反馈电压至所述输入级电路的所述第二输入端,以及在所述正常驱动期间不输出所述第二反馈电压至所述输入级电路的所述第二输入端,其中当所述输入电压处于一上升模式时,所述第二反馈电压低于所述输出电压,以及当所述输入电压处于一下降模式时,所述第二反馈电压高于所述输出电压。14.如权利要求13所述的源极驱动器,还包括:一数字模拟转换器,耦接至所述输入级电路的所述第一输入端,用以将一目前像素数据转换为所述输入电压,以及将所述输入电压输出给所述输入级电路的所述第一输入端;其中“所述输入电压处于所述上升模式”被定义为“所述目前像素数据所对应的所述输入电压大于一先前像素数据所对应的所述输入电压”,以及“所述输入电压处于所述下降模式”被定义为“所述目前像素数据所对应的所述输入电压小于所述先前像素数据所对应的所述输入电压”。
15.如权利要求13所述的源极驱动器,其中所述数据线耦接所述显示面板的一近像素电路与一远像素电路,所述近像素电路至所述源极驱动器的距离小于所述远像素电路至所述源极驱动器的距离,以及与所述近像素电路相关的所述过驱动期间小于与所述远像素电路相关的所述过驱动期间。16.如权利要求13所述的源极驱动器,其中所述反馈电压产生电路包括:一第一开关,具有一第一端耦接至所述输出级电路的所述输出端,其中所述第一开关于所述过驱动期间为导通,以及所述第一开关于所述正常驱动期间为截止;一第二开关,具有一第一端耦接至所述输入级电路的所述第二输入端,其中所述第二开关于所述过驱动期间为导通,以及所述第二开关于所述正常驱动期间为截止;一第一分压电阻,具有一第一端耦接至所述第一开关的一第二端,其中所述第一分压电阻的一第二端耦接至所述第二开关的一第二端;以及一阻抗电路,耦接至所述第一分压电阻的所述第二端。17.如权利要求16所述的源极驱动器,其中所述阻抗电路包括:一第二分压电阻,具有一第一端耦接至所述第一分压电阻的所述第二端;一第三开关,具有一第一端耦接至所述第二分压电阻的一第二端,其中所述第三开关的一第二端耦接至一参考电压,所述参考电压低于所述输出电压,当所述输入电压处于所述上升模式时所...

【专利技术属性】
技术研发人员:钱佳驹
申请(专利权)人:奇景光电股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1