一种多层硅光子器件的制备方法技术

技术编号:27198837 阅读:35 留言:0更新日期:2021-01-31 12:01
本发明专利技术涉及一种多层硅光子器件的制备方法。多层硅光子器件的制备方法:步骤a:提供第一SOI片,在顶层硅上形成有源器件,然后沉积第一层间介质;步骤b:将第二SOI片键合在第一层间介质上,使第二SOI片的顶层硅与第一层间介质贴合,刻蚀去除第二SOI片的背衬底和埋氧化层,然后形成有源器件,再沉积第二层间介质;步骤c:重复步骤b,直至形成N层堆叠结构;步骤d:可选择性地进行后加工处理,形成多层硅光子器件。本发明专利技术采用键合的方法将SOI片的顶层单晶硅键合至硅光SOI器件片,键合完成后利用单晶硅的优势制备有源和低损耗无源器件,此方法可以多次键合制备多层低损耗硅基无源有源器件。以多次键合制备多层低损耗硅基无源有源器件。以多次键合制备多层低损耗硅基无源有源器件。

【技术实现步骤摘要】
一种多层硅光子器件的制备方法


[0001]本专利技术涉及半导体生产工艺领域,特别涉及一种多层硅光子器件的制备方法。

技术介绍

[0002]目前硅基光子器件通常是基于SOI衬底的顶层硅制作。SOI是硅晶体管结构在绝缘体之上的意思,原理就是在硅晶体管之间(即顶层硅和背衬底之间)加入绝缘体物质(埋氧化层,BOX),可使两者之间的寄生电容比原来的少上一倍。优点是可以较易提升时脉,并减少电流漏电成为省电的IC。对于多层硅光子器件,需要在基础SOI上沉积多层膜,以形成多层器件结构。传统的方法是:SOI顶层硅以上的层次主要通过以下两种方式实现:以CVD方法沉积氮化硅或者氮氧化硅的方法制作,而这两种材料只能制备无源器件;或者,以CVD方法沉积多晶或者非晶硅,虽然可以制备有源器件,但是作为无源波导的损耗又太高。
[0003]为此,特提出本专利技术。

技术实现思路

[0004]本专利技术的主要目的在于提供一种多层硅光子器件的制备方法,该方法采用键合的方法将SOI片的顶层单晶硅键合至硅光SOI器件片,键合完成后利用单晶硅的优势制备有源和低损耗无源器件,此方法可以多次键合制备多层低损耗硅基无源有源器件。
[0005]为了实现以上目的,本专利技术提供了以下方案。
[0006]一种多层硅光子器件的制备方法,所述多层硅光子器件包括多个形成有有源器件的硅层,其制备方法为:
[0007]步骤a:提供一个第一SOI片,在所述第一SOI片的顶层硅上形成第一有源器件,然后沉积第一层间介质;
[0008]步骤b:将第二SOI片键合在所述第一层间介质上,使所述第二SOI片的顶层硅与所述第一层间介质贴合,刻蚀去除所述第二SOI片的背衬底和埋氧化层,然后形成第二有源器件,再沉积第二层间介质;
[0009]步骤c:重复步骤b,直至形成N层堆叠结构;
[0010]步骤d:可选择性地进行后加工处理,形成多层硅光子器件;
[0011]其中,所述N为大于等于3的整数。
[0012]本专利技术按照由下至上的顺序,先在基础SOI片上制作第一层有源器件,然后以层间介质为间隔,不断重复“键合SOI片、刻蚀背衬底和埋氧化层、形成有源器件、间隔介质”的步骤,从而将制作出多层有源器件层。在制作过程中,由于SOI片的顶层硅均为单晶硅,所以所有有源器件均在单晶硅上形成,波导损耗低,同时也可以在该单晶硅层上制作无源器件。另外,由于单晶硅具有更规则均匀的形貌,因此制作出的器件性能稳定性高。
[0013]因此,本专利技术的键合工艺用于替代现有的沉积工艺具有很大优势。
[0014]本专利技术所述的多层硅光子器件包括但不限于波导器件、耦合器、调制器或探测器等硅光子集成类型的半导体器件。
[0015]与现有技术相比,本专利技术达到了以下技术效果:
[0016](1)解决现有多层硅光子器件制作工艺中波导低损耗和制作无源器件无法兼顾的问题。
附图说明
[0017]通过阅读下文优选实施方式的详细描述,各种其他的优点和益处对于本领域普通技术人员将变得清楚明了。附图仅用于示出优选实施方式的目的,而并不认为是对本专利技术的限制。
[0018]图1为传统单层SOI光子器件的结构示意图;
[0019]图2为本专利技术形成第一层有源器件的结构示意图;
[0020]图3为在图2上沉积层间介质后的形貌图;
[0021]图4为在图3上键合SOI片后的形貌图;
[0022]图5为将图4所示的结构进行抛光处理后的形貌图;
[0023]图6为刻蚀图5的硅背衬后的形貌图;
[0024]图7为刻蚀图6的BOX层后的形貌图;
[0025]图8为在图7的结构上制作有源器件后的形貌图;
[0026]图9为在图8的顶层沉积层间介质后的形貌图;
[0027]图10为在图9上键合SOI片后的形貌图;
[0028]图11为将图10所示的结构进行抛光处理后的形貌图;
[0029]图12为刻蚀图11的硅背衬后的形貌图;
[0030]图13为刻蚀图12的BOX层后的形貌图;
[0031]图14为在图13的结构上制作有源器件后的形貌图;
[0032]图15为在图14的顶层沉积上包层后的形貌图;
[0033]图16为在图15所述的结构上开孔后的形貌图;
[0034]图17为填充图16中孔的形貌图;
[0035]图18为将图17所示的结构进行抛光处理后的形貌图;
[0036]图19为在图18所示结构上沉积金属膜后的形貌图;
[0037]图20为在图19结构上沉积钝化层后的形貌图。
具体实施方式
[0038]以下,将参照附图来描述本公开的实施例。但是应该理解,这些描述只是示例性的,而并非要限制本公开的范围。此外,在以下说明中,省略了对公知结构和技术的描述,以避免不必要地混淆本公开的概念。
[0039]在附图中示出了根据本公开实施例的各种结构示意图。这些图并非是按比例绘制的,其中为了清楚表达的目的,放大了某些细节,并且可能省略了某些细节。图中所示出的各种区域、层的形状以及它们之间的相对大小、位置关系仅是示例性的,实际中可能由于制造公差或技术限制而有所偏差,并且本领域技术人员根据实际所需可以另外设计具有不同形状、大小、相对位置的区域/层。
[0040]在本公开的上下文中,当将一层/元件称作位于另一层/元件“上”时,该层/元件可
以直接位于该另一层/元件上,或者它们之间可以存在居中层/元件。另外,如果在一种朝向中一层/元件位于另一层/元件“上”,那么当调转朝向时,该层/元件可以位于该另一层/元件“下”。
[0041]传统单层SOI光子器件是在SOI片上制作一层有源器件及无源器件,结构如图1所示,其采用的SOI结构包括硅背衬底101、埋氧化层(BOX层)102和顶层单晶硅103,有源器件104及无源器件制作在顶层单晶硅103上。
[0042]随着半导体器件的微型化和集成化发展,图1所示的单层光子器件已无法满足要求,而是需要集成度高的多层光子器件,然而现有技术在SOI沉积多晶硅或非晶硅的工艺存在波导损耗低的问题,为此,本专利技术提出以下“键合”的方式形成多层有源器件的硅层。
[0043]第一步:提供一个SOI片,在所述SOI片的顶层硅上形成有源器件,然后沉积第一层间介质;
[0044]第二步:将另一个SOI片键合在所述第一层间介质上,使所述另一个SOI片的顶层硅与所述第一层间介质贴合,刻蚀去除所述另一个SOI片的背衬底和埋氧化层,然后形成有源器件,再沉积第二层间介质;
[0045]第三步:重复步骤第二步,直至形成所有所述多个形成有有源器件的硅层;
[0046]第四步:可选择性地进行后加工处理,形成多层硅光子器件。
[0047]以上方法中,对所用的SOI片中背衬底和埋氧化层没有特殊要求,根据产品类型可任意选择,但顶层为单晶硅。每两层有源器件之间的层间介质可以相同或不本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种多层硅光子器件的制备方法,其特征在于,所述多层硅光子器件包括多个形成有有源器件的硅层,其制备方法为:步骤a:提供一个第一SOI片,在所述第一SOI片的顶层硅上形成第一有源器件,然后沉积第一层间介质;步骤b:将第二SOI片键合在所述第一层间介质上,使所述第二SOI片的顶层硅与所述第一层间介质贴合,刻蚀去除所述第二SOI片的背衬底和埋氧化层,然后形成第二有源器件,再沉积第二层间介质;步骤c:重复步骤b,直至形成N层堆叠结构;步骤d:可选择性地进行后加工处理,形成多层硅光子器件;其中,所述N为大于等于3的整数。2.根据权利要求1所述的制备方法,其特征在于,步骤b中,所述键合的条件为:在300~350℃下键合后,进行退火处理。3.根据权利要求1或2所述的制备方法,其特征在于,步骤b中...

【专利技术属性】
技术研发人员:唐波张鹏杨妍李志华刘若男李彬黄凯
申请(专利权)人:中国科学院微电子研究所
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1