【技术实现步骤摘要】
智能诊断高集成数字信号处理系统故障的测试系统
本专利技术属于飞行器测控通信、相控阵雷达、自动测试领域,具体涉及到智能故障诊断领域一种高集成数字信号处理系统智能测试平台。测试对象技术背景高集成多通道信号处理模块利用系统可测性设计(DesignForTestability)技术和边界扫描(JTAG)技术,贯穿于系统设计的整个阶段,是提高设备实用性水平的重要手段,发挥关键的支持保障作用。随着系统综合化和软件无线电理论的发展,对高速采样、信号处理、软件重构能力和小型化的要求越来越高。需要设计出一种集成度更高、重构方式更灵活、采样速率可动态配置的新型通用信号处理平台。随着微电子、计算机领域新技术和新工艺的迅猛发展,数字电路系统处理能力越来越强,其电路规模越来越大,路与系统的主流测试技术。系统中采用的DSP、PPC、FPGA等大规模数字芯片越来越多。这类芯片大多采用BGA封装,引脚数量多且间距小,使得数字系统上可供测试的节点间距越来越小。传统的示波器逻辑分析仪等物理探针能够接触到的管脚越来越少,造成测试系统可测性急剧下降,测 ...
【技术保护点】
1.一种智能诊断高集成数字信号处理系统故障的测试系统,包括:通过测试总线(7)连接被测系统(8)的智能测试平台管理单元(1),串联在智能测试平台管理单元()1与被测系统(8)之间的主机通信接口单元(2)、分区加载控制器(4)、故障注入控制器(5)和接口单元(6),其特征在于:智能测试平台管理单元()1运行控制软件,采集多通道信号的数据,通过被测系统(8)背板上的测试总线(7)并行连接JTAG扫描链,各个模块通过背板总线互联,各个模块的边界扫描链路并联到背板的边界扫描测试总线上,基于系统可测性DFT技术和边界扫描JTAG技术,产生测试序列,选取地址并进行读写内容校验,控制数字 ...
【技术特征摘要】
1.一种智能诊断高集成数字信号处理系统故障的测试系统,包括:通过测试总线(7)连接被测系统(8)的智能测试平台管理单元(1),串联在智能测试平台管理单元()1与被测系统(8)之间的主机通信接口单元(2)、分区加载控制器(4)、故障注入控制器(5)和接口单元(6),其特征在于:智能测试平台管理单元()1运行控制软件,采集多通道信号的数据,通过被测系统(8)背板上的测试总线(7)并行连接JTAG扫描链,各个模块通过背板总线互联,各个模块的边界扫描链路并联到背板的边界扫描测试总线上,基于系统可测性DFT技术和边界扫描JTAG技术,产生测试序列,选取地址并进行读写内容校验,控制数字芯片管脚状态对其硬件构成进行扫描,为各个模块分配物理地址,并在软件界面上罗列出连接在系统背板上的所有模块,对多通道数据进行处理并诊断故障、边界扫描测试单元提供BSDL文件和电路板网表文件,结合一定的电路板故障诊断算法产生测试向量,完成被测模块的测试、分析和诊断;故障注入单元模拟被测系统和接口可能发生的异常,完成被测系统的容错度测试和验证;控制软件根据选取的被测模块,调用边界扫描测试软件,对被测模块生成测试向量,将测试向量施加到某芯片的核心逻辑输入端PO,形成电路故障判据,并通过主机通信接口(2),经分区加载控制器(4)传送给边界扫描控制器(3);同时分区加载控制器(4)将不同区域测试向量通过接口单元()6串行加载到被测模块上,并读取测试响应;控制软件调用故障诊断测试软件,对被测模块生成故障注入向量,并通过主机通信接口(2),经分区加载控制器()4传送给故障注入控制器(5);分区加载控制器(4)将不同区域故障注入向量通过接口单元(6)串行加载到被测模块上,并读取测试响应,完成对多通道信号处理插箱平台模块级数字芯片故障诊断。
2.如权利要求1所述的智能诊断高集成数字信号处理系统故障的测试系统,其特征在于:智能测试平台管理单元(1)包括:连通全面覆盖测试数据库的测试生成模块、测试施加模块、故障诊断模块和辅助功能模块,测试向量生成模块完成测试的设置、测试矢量的生成;测试向量生成模块和测试故障诊断模块与测试卡硬件无关,而测试执行模块通过USB数据通信模块对功能模块进行测试;测试施加模块测分区加载管理、故障注入管理和模块选择;障诊断模块测试数据的发送接收、测试数据的分析,被测系统硬件模块检测,集中统一完成被测系统硬件模块检测与验证;辅助功能模块完成测试结果的存储、测试用例升级、故障模式升级和测试结果图形化显示界面。
3.如权利要求1所述的智能诊断高集成数字信号处理系统故障的测试系统,其特征在于:主机通信接口单元(2)串联分区加载控制器(4),通过USB接口连接分区加载控制器(4),完成智能测试平台管理单元(1)与边界扫描控制器(3)和故障注入控制器(5)的数据传输与通讯。
4.如权利要求1所述的智能诊断高集成数字信号处理系统故障的测试系统,其特征在于:分区加载控制器(4)两端分别相连边界扫描控制器(3)和故障注入控制器(5),边界扫描控制器(3)完成测试矢量和测试响应矢量的转储,实现将测试数据转换成JTAG信号,且实现从FIFO单元中数据的读写;分区加载控制器(4)产生分区加载时钟、边界扫描测试时钟和对应分区测试矢量,产生边界扫描测试。
5.如权利要求1所述的智能诊断高集成数字信号处理系统故障的测试系统,其特征在于:.智能测试平台管理单元(1)通过100M网口和串口与同其它控制模块和上位机进行通信,将测试结果及时传送至上位机得到相应测试结果,同时控制FPGA实现JTAG协议的处理,在处理器内部完成对测试结果的缓存,通过相关查询Spartan的FPGA边界扫描协议完成对测试模块测试,完成测试向量发送以及测试结果回送,从而完成整个系统测试。
6.如权利要求1所述的智能诊断高集成数字信号处理系统故障的测试系统,其特征在于:边界扫描控制器(3)包括:连接在USB端口与...
【专利技术属性】
技术研发人员:范进,
申请(专利权)人:西南电子技术研究所中国电子科技集团公司第十研究所,
类型:发明
国别省市:四川;51
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。