一种数字延迟锁相环制造技术

技术编号:24961702 阅读:117 留言:0更新日期:2020-07-18 03:15
本实用新型专利技术公开了一种数字延迟锁相环,包括环形振荡模块、分频模块、时钟同步模块、延迟链代码产生模块以及延迟链单元,其中,环形振荡模块用于产生计数时钟;分频模块用于对输入的参考时钟和计数时钟分别进行分频处理,输出分频计数时钟和分频参考时钟;时钟同步模块用于对分频计数时钟和分频参考时钟进行时钟同步处理,输出同步计数时钟和同步参考时钟;延迟链代码产生模块用于产生延迟链控制信号;延迟链单元用于根据延迟链控制信号产生与参考时钟具有预定相位差的输出时钟信号。该数字延迟锁相环可以通过增加控制延迟链代码的位宽而快速提升相位差的分辨率,以满足更高等级的需求。

A digital delay phase locked loop

【技术实现步骤摘要】
一种数字延迟锁相环
本技术属于延迟锁相环
,具体涉及一种数字延迟锁相环。
技术介绍
随着数据传输量的增加,对同步时钟频率的要求也越来越高。为了在较低的时钟频率下传输较多的数据,在设计上开始利用时钟的双沿(上升沿和下降沿)采集数据,在相同的时钟频率下能够比采用单沿(上升沿或下降沿)方式传输多一倍的数据。在接收数据端,为了准确恢复数据,需要将时钟精确延迟某个数值的时间(比如1/4个周期),且时钟的占空比基本无变化。FPGA芯片内置DDR(双倍速率同步动态随机存储器)芯片支持,DDR协议需要用到与参考时钟相差90°的时钟,通常用延迟锁相环(DelayLockedLoop,DLL)电路产生与参考时钟相位相差90°的时钟用于DDR应用。图1示出了典型的延迟锁相环的结构,包括鉴相器、电荷泵、环路滤波器、偏置产生器(BiasGenerator)和压控延迟线(VoltageControlledDelayLine,VCDL)。鉴相器对源时钟信号SCLK和延迟后的时钟信号FCLK的相位进行判断,输出对应的对电荷泵的控制信号UP和DN,通过电荷泵转化为本文档来自技高网...

【技术保护点】
1.一种数字延迟锁相环,其特征在于,包括环形振荡模块(101)、分频模块(102)、时钟同步模块(103)、延迟链代码产生模块(104)以及延迟链单元(105),其中,/n所述环形振荡模块(101)用于产生计数时钟;/n所述分频模块(102)连接所述环形振荡模块(101)并输入参考时钟,用于对所述参考时钟和所述计数时钟分别进行分频处理,输出分频计数时钟和分频参考时钟;/n所述时钟同步模块(103)连接所述分频模块(102),用于对所述分频计数时钟和所述分频参考时钟进行时钟同步处理,输出同步计数时钟和同步参考时钟;/n所述延迟链代码产生模块(104)连接所述时钟同步模块(103),用于通过所述同...

【技术特征摘要】
1.一种数字延迟锁相环,其特征在于,包括环形振荡模块(101)、分频模块(102)、时钟同步模块(103)、延迟链代码产生模块(104)以及延迟链单元(105),其中,
所述环形振荡模块(101)用于产生计数时钟;
所述分频模块(102)连接所述环形振荡模块(101)并输入参考时钟,用于对所述参考时钟和所述计数时钟分别进行分频处理,输出分频计数时钟和分频参考时钟;
所述时钟同步模块(103)连接所述分频模块(102),用于对所述分频计数时钟和所述分频参考时钟进行时钟同步处理,输出同步计数时钟和同步参考时钟;
所述延迟链代码产生模块(104)连接所述时钟同步模块(103),用于通过所述同步计数时钟对所述同步参考时钟进行计数,并根据计数值产生延迟链控制信号;
所述延迟链单元(105)连接所述延迟链代码产生模块(104),用于根据所述延迟链控制信号产生与所述参考时钟具有预定相位差的输出时钟信号。


2.根据权利要求1所述的数字延迟锁相环,其特征在于,所述分频模块(102)包括第一分频器(1021)和第二分频器(1022),其中,所述第一分频器(1021)用于对所述参考时钟进行2n1次分频处理,并输出所述分频计数时钟;所述第二分频器(1022)的输入端连接所述环形振荡模块(101)的输出端,用于对所述计数时钟进行2n2次分频处理,输出所述分频计数时钟,并且n1>>n2。


3.根据权利要求1所述的数字延迟锁相环,其特征在于,所述延迟链代码产生模块(104)包括计数单元(1041)、近似滤波代码生成单元(...

【专利技术属性】
技术研发人员:孟智凯王兴兴冯晓玲贾红陈维新韦嶔程显志
申请(专利权)人:西安智多晶微电子有限公司
类型:新型
国别省市:陕西;61

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1