一种新型的应用于高速锁相环的二/三分频器电路制造技术

技术编号:24961701 阅读:50 留言:0更新日期:2020-07-18 03:15
一种新型的应用于高速锁相环的二/三分频器电路,包括时钟优化电路,主环路优化电路,控制信号r输入电路,控制信号mod输入电路,控制信号ld电路,其特征是:通过控制信号mod来控制电路是否开启二/三分频功能,通过控制信号r来控制电路是实现二分频功能还是三分频功能,通过控制ld信号来控制r信号输入的时间,使得加在传输门两端的时钟信号更加匹配,提高电路可以处理的输入信号频率,提高了电路可以处理的输入信号的最高工作频率,优化了电路的相位噪声性能。

【技术实现步骤摘要】
一种新型的应用于高速锁相环的二/三分频器电路
本技术属于射频收发机的
,具体涉及一种新型的应用于高速锁相环的二/三分频器电路。
技术介绍
由于收发机里面必须要有频率综合器来提供上变频、下变频时钟信号,或者给数模转换器、模数转换器提供低频时钟信号,锁相环频率综合器有着稳定、低相位噪声等特点而被广泛采用。如图1整个射频收发机系统必须由频率综合器来提供上变频跟下变频的时钟频率,或者是提供稳定的给予数模混合器跟模数混合器一个稳定的低噪声的低频信号,而锁相环频率综合器则是最好的选择,锁相环频率综合器通过负反馈来稳定时钟频率,而且可以很好的降低相位噪声。在多模多频射频收发机中,锁相环频率综合器是用来为系统以及数模转换器和模数转换器来提供稳定、低相位噪声的时钟。如图2锁相环频率综合器模块通常采用经典的带delta-sigma调制的Fractional-N架构,而分频器就是用来实现小数分频功能的。参考时钟与VCO经过除频之后的频率进行相位比较,该相位比较器为一个简单的异或门实现。相位比较之后的结果经过一个三阶低通无源滤波器之后,作本文档来自技高网...

【技术保护点】
1.一种新型的应用于高速锁相环的二/三分频器电路,包括时钟优化电路,主环路优化电路,控制信号r输入电路,控制信号mod输入电路,控制信号ld电路,其特征是:通过控制信号mod来控制电路是否开启二/三分频功能,通过控制信号r来控制电路是实现二分频功能还是三分频功能,通过控制信号ld来控制r信号输入的时间。/n

【技术特征摘要】
1.一种新型的应用于高速锁相环的二/三分频器电路,包括时钟优化电路,主环路优化电路,控制信号r输入电路,控制信号mod输入电路,控制信号ld电路,其特征...

【专利技术属性】
技术研发人员:朱晓锐章国豪刘祖华
申请(专利权)人:东莞赛唯莱特电子技术有限公司广州穗源微电子科技有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1