【技术实现步骤摘要】
用于FPGA芯片的高速串并转换接口字同步电路
本技术属于FPGA
,具体涉及一种用于FPGA芯片的高速串并转换接口字同步电路。
技术介绍
数据通常以高数据速率在集成电路之间被串行传送。集成电路接收来自另一集成电路的串行数据信号。接收集成电路可以将串行数据信号中的串行数据转换成并行数据以允许数字逻辑以较低的速度进行操作。例如,接收集成电路可以将传入的串行数据信号转换成并行数据的连续字节或字同时,需要从较快的时钟域转换到较慢的字节时钟域。在串行信号输入的数据处理中,接收端在接收到数据后需要做各种方式的字同步才能给后续电路使用,例如,接收端收到串行数据可能是以8bit为一个字节的连续数据,但是接收端并不清楚哪里是每个字节的开始和结束,接收端需要把接收到的数据做串并转换,把转换后的并行数据用作后级的输入数据,如果没有做字同步工作,串并转换电路可能会将错误的字节开头送给其他电路而产生错误的输入。
技术实现思路
为了解决现有技术中存在的上述问题,本技术提供了一种用于FPGA芯片的高速串并转换接口字同步电路。 ...
【技术保护点】
1.一种用于FPGA芯片的高速串并转换接口字同步电路,其特征在于,包括采样模块(101)、串并转换模块(102)、比较模块(103)和控制模块(104),其中,/n所述采样模块(101)用于对接收的双沿串行数据信号进行上升沿采样和下降沿采样,获得上升沿采样信号和下降沿采样信号;/n所述串并转换模块(102)连接所述采样模块(101)和所述控制模块(104),所述串并转换模块(102)用于对所述上升沿采样信号和所述下降沿采样信号进行串并转换以获得并行数据信号,并根据所述控制模块(104)产生的控制信号进行串并转换中的字同步过程;/n所述比较模块(103)连接所述串并转换模块( ...
【技术特征摘要】 【专利技术属性】
1.一种用于FPGA芯片的高速串并转换接口字同步电路,其特征在于,包括采样模块(101)、串并转换模块(102)、比较模块(103)和控制模块(104),其中,
所述采样模块(101)用于对接收的双沿串行数据信号进行上升沿采样和下降沿采样,获得上升沿采样信号和下降沿采样信号;
所述串并转换模块(102)连接所述采样模块(101)和所述控制模块(104),所述串并转换模块(102)用于对所述上升沿采样信号和所述下降沿采样信号进行串并转换以获得并行数据信号,并根据所述控制模块(104)产生的控制信号进行串并转换中的字同步过程;
所述比较模块(103)连接所述串并转换模块(102),用于比较所述并行数据信号与预先设置的字同步字符是否一致,并根据比较结果产生字同步控制信号;
所述控制模块(104)用于根据所述字同步控制信号生成选择信号和更新信号,控制所述串并转换模块(102)以并行数据信号移位的方式最终输出与所述字同步字符一致的并行数据信号。
2.根据权利要求1所述的用于FPGA芯片的高速串并转换接口字同步电路,其特征在于,所述采样模块(101)包括上升沿触发器(1011)和下降沿触发器(1012),其中,所述上升沿触发器(1011)的第一输入端输入所述双沿串行数据信号,第二输入端输入串行时钟信号,输出端连接至所述串并转换模块(102),所述上升沿触发器(1011)用于对所述双沿串行数据信号进行上升沿采样;
所述下降沿触发器(1012)的第一输入端输入所述双沿串行数据信号,第二输入端输入串行时钟信号,输出端连接至所述串并转换模块(102),所述下降沿触发器(1012)用于对所述双沿串行数据信号进行下降沿采样。
技术研发人员:王兴兴,冯晓玲,张亭亭,贾红,陈维新,韦嶔,程显志,
申请(专利权)人:西安智多晶微电子有限公司,
类型:新型
国别省市:陕西;61
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。