GOA驱动电路及其正负极性充电补偿方法、显示面板技术

技术编号:24582543 阅读:43 留言:0更新日期:2020-06-21 01:19
本申请公开了一种GOA驱动电路及其正负极性充电补偿方法、显示面板,该GOA驱动电路由多级GOA单元级联构成,当前级GOA单元包括上拉控制单元,上拉单元,下传单元,下拉单元,下拉维持单元,自举电容和时钟信号调节单元;基于上拉控制单元分别与上拉单元、下拉单元、下传单元、下拉维持单元以及自举电容连接;时钟信号调节单元分别与下传单元以及上拉单元连接。进而时钟信号调节单元可根据接入的选择信号,调节当前级的时钟信号的电压。本申请通过调节当前级的时钟信号的电压,能够实现在同列正负极性反转后,保持第一行的电压的上升时间与本行为同极性时相同,保证相邻两行的充电相同,提高显示效果质量。

Goa driving circuit, charging compensation method of positive and negative polarity and display panel

【技术实现步骤摘要】
GOA驱动电路及其正负极性充电补偿方法、显示面板
本申请涉及显示面板
,更具体地说,涉及一种GOA驱动电路及其正负极性充电补偿方法、显示面板。
技术介绍
随着显示技术的发展以及TFT(ThinFilmTransistor,薄膜晶体管)性能的提升,GOA(GateOnArray,阵列基板栅极驱动)驱动电路已日渐普遍地应用于液晶显示设备中。GOA驱动电路GOA,即在现有薄膜晶体管液晶显示面板的阵列基板上制作扫描驱动电路,实现对扫描线逐行扫描的驱动方式。目前,越来越多的显示屏采用同列正负极性反转的需求,例如“+/-/-/+/+/-/-”或“+/-/-/-/-/+/+/+/+”的反转方式,这样,由于在极性反转后的第一行的电压的上升时间会比上一行与本行为同极性时长,会明显影响调整每行的充电相邻两行的充电。在实现过程中,专利技术人发现传统技术中至少存在如下问题:传统的GOA电路采用同列正负极性反转后,第一行的电压的上升时间会比上一行与本行为同极性时长,会明显影响调整每行的充电相邻两行的充电,导致显示效果质量降低。
技术实现思路
基于此,有必要传统的GOA电路采用同列正负极性反转后,第一行的电压的上升时间会比上一行与本行为同极性时长,会明显影响调整每行的充电相邻两行的充电,导致显示效果质量降低的问题,提供一种GOA驱动电路及其正负极性充电补偿方法、显示面板。为了实现上述目的,本专利技术实施例提供了一种GOA驱动电路,GOA驱动电路由多级GOA单元级联构成,每一级GOA单元用于驱动一行像素单元,当前级GOA单元包括:上拉控制单元,用于接收上一级的扫描信号与上一级的级传信号,生成当前级的扫描电平信号;上拉单元,用于根据当前级的扫描电平信号以及当前级的时钟信号拉升当前级的扫描信号;下传单元,用于根据当前级的扫描电平信号以及当前级的时钟信号,生成当前级的级传信号;下拉单元,用于根据下一级的扫描信号拉低当前级的扫描电平信号;下拉维持单元,用于维持当前级的扫描信号以及当前级的扫描电平信号的低电平;自举电容,用于生成当前级的扫描信号的高电平;时钟信号调节单元,用于根据接入的选择信号,调节当前级的时钟信号的电压;其中,上拉控制单元分别与上拉单元、下拉单元、下传单元、下拉维持单元以及自举电容连接;时钟信号调节单元分别与下传单元以及上拉单元连接;上拉单元与下拉单元连接;下拉维持单元分别与上拉单元连接以及下传单元连接。在其中一个实施例中,时钟信号调节单元包括第八十一薄膜晶体管、第八十二薄膜晶体管和八十三薄膜晶体管;选择信号包括第一选择信号、第二选择信号和第三选择信号;第八十一薄膜晶体管的栅极用于接入第一选择信号,源极用于接入恒压低电平信号,漏极分别连接上拉单元和下传单元;第八十二薄膜晶体管的栅极用于接入第二选择信号,源极用于接入第一高电位电平信号,漏极分别连接上拉单元和下传单元;第八十三薄膜晶体管的栅极用于接入第三选择信号,源极用于接入第二高电位电平信号,漏极分别连接上拉单元和下传单元。在其中一个实施例中,下拉维持单元包括第一下拉维持子单元和第二下拉维持子单元;第一下拉维持子单元分别与上拉控制单元、上拉单元连接以及下传单元连接;第二下拉维持子单元分别与上拉控制单元、上拉单元连接以及下传单元连接。在其中一个实施例中,还包括连接上拉控制单元的复位单元;复位单元用于复位当前级的扫描电平信号。在其中一个实施例中,上拉控制单元包括第十一薄膜晶体管;第十一薄膜晶体管的栅极用于接入由上一级的级传信号,源极用于接入上一级的扫描信号,漏极输出当前级的扫描电平信号。在其中一个实施例中,上拉单元包括第二十一薄膜晶体管;第二十一薄膜晶体管的栅极用于接入当前级的扫描电平信号,源极用于接入当前级的时钟信号,漏极输出当前级的扫描信号。在其中一个实施例中,下传单元包括第二十二薄膜晶体管;第二十二薄膜晶体管的栅极用于接入当前级的扫描电平信号,源极用于接入当前级的时钟信号,漏极输出当前级的级传信号。另一方面,本专利技术实施例还提供了一种正负极性充电补偿方法,包括以下步骤:在当前时刻的正负极性反转时,向时钟信号调节单元传输选择信号;选择信号用于指示时钟信号调节单元调节当前级的时钟信号的电压。在其中一个实施例中,还包括以下步骤:在当前时刻的正负极性反转时,基于预设步长调节当前级的时钟信号的相对时间,并将调节后的当前级的时钟信号分别传输给上拉单元和下传单元。另一方面,本专利技术实施例还提供了一种显示面板,包括如上述中任意一项的GOA驱动电路。上述技术方案中的一个技术方案具有如下优点和有益效果:上述的GOA驱动电路的各实施例中,GOA驱动电路由多级GOA单元级联构成,每一级GOA单元用于驱动一行像素单元,当前级GOA单元包括上拉控制单元,上拉单元,下传单元,下拉单元,下拉维持单元,自举电容和时钟信号调节单元;基于上拉控制单元分别与上拉单元、下拉单元、下传单元、下拉维持单元以及自举电容连接;时钟信号调节单元分别与下传单元以及上拉单元连接;上拉单元与下拉单元连接;下拉维持单元分别与上拉单元连接以及下传单元连接。进而时钟信号调节单元可根据接入的选择信号,调节当前级的时钟信号的电压,通过调整当前级的时钟信号的电压(Gate打开的电压),进而实现调整每条Gate的充电。本申请通过调节当前级的时钟信号的电压,能够实现在同列正负极性反转后,保持第一行的电压的上升时间与本行为同极性时相同,保证相邻两行的充电相同,提高显示效果质量。附图说明下面将结合附图及实施例对本申请作进一步说明,附图中:图1为传统GOA电路的结构示意图;图2为一个实施例中GOA驱动电路的第一结构示意图;图3为一个实施例中GOA驱动电路的第二结构示意图;图4为一个实施例中正负极性充电补偿方法的流程示意图;图5为一个实施例中正负极性充电补偿方法的第一波形示意图;图6为一个实施例中正负极性充电补偿方法的第二波形示意图。具体实施方式为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的首选实施例。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施例。相反地,提供这些实施例的目的是使对本申请的公开内容更加透彻全面。在本申请的描述中,需要说明的是,术语“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本专利技术的限制。此外,术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性。需要说明的是,当一个元件被认为是“连接”另一个元件,它可以是直接连接到另本文档来自技高网...

【技术保护点】
1.一种GOA驱动电路,其特征在于,所述GOA驱动电路由多级GOA单元级联构成,每一级GOA单元用于驱动一行像素单元,当前级GOA单元包括:/n上拉控制单元,用于接收上一级的扫描信号与上一级的级传信号,生成当前级的扫描电平信号;/n上拉单元,用于根据所述当前级的扫描电平信号以及当前级的时钟信号拉升所述当前级的扫描信号;/n下传单元,用于根据所述当前级的扫描电平信号以及所述当前级的时钟信号,生成当前级的级传信号;/n下拉单元,用于根据下一级的扫描信号拉低所述当前级的扫描电平信号;/n下拉维持单元,用于维持所述当前级的扫描信号以及所述当前级的扫描电平信号的低电平;/n自举电容,用于生成所述当前级的扫描信号的高电平;/n时钟信号调节单元,用于根据接入的选择信号,调节所述当前级的时钟信号的电压;/n其中,所述上拉控制单元分别与所述上拉单元、所述下拉单元、所述下传单元、所述下拉维持单元以及所述自举电容连接;所述时钟信号调节单元分别与所述下传单元以及所述上拉单元连接;所述上拉单元与所述下拉单元连接;所述下拉维持单元分别与所述上拉单元连接以及所述下传单元连接。/n

【技术特征摘要】
1.一种GOA驱动电路,其特征在于,所述GOA驱动电路由多级GOA单元级联构成,每一级GOA单元用于驱动一行像素单元,当前级GOA单元包括:
上拉控制单元,用于接收上一级的扫描信号与上一级的级传信号,生成当前级的扫描电平信号;
上拉单元,用于根据所述当前级的扫描电平信号以及当前级的时钟信号拉升所述当前级的扫描信号;
下传单元,用于根据所述当前级的扫描电平信号以及所述当前级的时钟信号,生成当前级的级传信号;
下拉单元,用于根据下一级的扫描信号拉低所述当前级的扫描电平信号;
下拉维持单元,用于维持所述当前级的扫描信号以及所述当前级的扫描电平信号的低电平;
自举电容,用于生成所述当前级的扫描信号的高电平;
时钟信号调节单元,用于根据接入的选择信号,调节所述当前级的时钟信号的电压;
其中,所述上拉控制单元分别与所述上拉单元、所述下拉单元、所述下传单元、所述下拉维持单元以及所述自举电容连接;所述时钟信号调节单元分别与所述下传单元以及所述上拉单元连接;所述上拉单元与所述下拉单元连接;所述下拉维持单元分别与所述上拉单元连接以及所述下传单元连接。


2.根据权利要求1所述的GOA驱动电路,其特征在于,所述时钟信号调节单元包括第八十一薄膜晶体管、第八十二薄膜晶体管和八十三薄膜晶体管;所述选择信号包括第一选择信号、第二选择信号和第三选择信号;
所述第八十一薄膜晶体管的栅极用于接入所述第一选择信号,源极用于接入恒压低电平信号,漏极分别连接所述上拉单元和所述下传单元;
所述第八十二薄膜晶体管的栅极用于接入所述第二选择信号,源极用于接入第一高电位电平信号,漏极分别连接所述上拉单元和所述下传单元;
所述第八十三薄膜晶体管的栅极用于接入所述第三选择信号,源极用于接入第二高电位电平信号,漏极分别连接所述上拉单元和所述下传单元。


3.根据权利要求1所述的GOA驱动电路,其特征在于,所述下拉维持单元包...

【专利技术属性】
技术研发人员:李艳
申请(专利权)人:深圳市华星光电半导体显示技术有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1