移位暂存器与相关的显示装置制造方法及图纸

技术编号:24582523 阅读:38 留言:0更新日期:2020-06-21 01:19
移位暂存器与相关的显示装置,移位暂存器包含多级移位暂存单元,其均包含第一晶体管、上拉控制电路、下拉电路、第一稳压电路与第一稳压控制电路。第一晶体管的控制端、第一端、与第二端分别耦接第一节点、接收主时钟信号与提供栅极信号。上拉控制电路耦接第一节点且依据第一控制信号导通第一晶体管。下拉电路会将第一节点的电压设置为第一参考电压以关断第一晶体管。第一稳压电路依第一稳压控制电路提供的第一开关信号稳定第一节点的电压与栅极信号。当第一晶体管导通时,第一稳压控制电路输出具第一电压电平的第二参考电压作为第一开关信号。当第一晶体管关断时,第二参考电压具第二电压电平。第一参考电压介于第一电压电平与第二电压电平之间。

Shift register and related display device

【技术实现步骤摘要】
移位暂存器与相关的显示装置
本公开文件有关一种显示装置,特别涉及显示装置中一种适用于空乏型晶体管工艺的移位暂存器。
技术介绍
高分辨率或大尺寸的显示装置需要高驱动能力的移位暂存器以提供均匀的画面,而若搭配窄边技术框则能进一步提升使用者体验。因此,同时具有体积小与反应速度快等优点的氧化铟镓锌(IndiumGalliumZincOxide,简称IGZO)晶体管受到广泛利用。然而,IGZO晶体管大多为临界电压为负值的空乏型元件,使得以IGZO晶体管实现的移位暂存器往往具有漏电问题,进而可能使显示装置产生误作动。
技术实现思路
本公开文件提供一种移位暂存器,其包含多级移位暂存单元。每一级移位暂存单元包含第一晶体管、上拉控制电路、下拉电路、第一稳压电路、以及第一稳压控制电路。第一晶体管包含第一端、第二端、以及控制端。第一晶体管的控制端耦接于第一节点,第一晶体管的第一端用于接收主时钟信号,第一晶体管的第二端用于提供栅极信号。上拉控制电路耦接于第一节点,用于依据第一控制信号导通第一晶体管。下拉电路用于将第一节点的电压设置为第一参考电压,以关断第一晶体管。第一稳压电路用于依据第一开关信号稳定第一节点的电压与第一晶体管的第二端的电压。第一稳压控制电路用于提供第一开关信号。当第一晶体管导通时,第一稳压控制电路输出第二参考电压作为第一开关信号且第二参考电压具有第一电压电平。当第一晶体管关断时,第二参考电压具有第二电压电平,且第一参考电压介于第一电压电平与第二电压电平之间。本公开文件提供一种显示装置,其包含多个栅极线、控制电路、以及移位暂存器。多个栅极线耦接于多个像素电路。控制电路用于提供多个主时钟信号。移位暂存器用于提供多个栅极信号至多个栅极线,且包含多级移位暂存单元。多级移位暂存单元分别耦接于多个栅极线,且每一级移位暂存单元包含第一晶体管、上拉控制电路、下拉电路、第一稳压电路、以及第一稳压控制电路。第一晶体管包含第一端、第二端、以及控制端。第一晶体管的控制端耦接于第一节点,第一晶体管的第一端用于接收多个主时钟信号中一对应的主时钟信号,第一晶体管的第二端用于提供多个栅极信号中一对应的栅极信号。上拉控制电路耦接于第一节点,用于依据第一控制信号导通第一晶体管。下拉电路用于将第一节点的电压设置为第一参考电压,以关断第一晶体管。第一稳压电路用于依据第一开关信号稳定第一节点的电压与第一晶体管的第二端的电压。第一稳压控制电路用于提供第一开关信号。当第一晶体管导通时,第一稳压控制电路输出第二参考电压作为第一开关信号且第二参考电压具有第一电压电平。当第一晶体管关断时,第二参考电压具有第二电压电平,且第一参考电压介于第一电压电平与第二电压电平之间。上述的移位暂存器与显示装置能避免漏电问题。附图说明图1为一移位暂存单元的功能方框图。图2为依据本公开文件一实施例的移位暂存器简化后的功能方框图。图3为依据本公开文件一实施例的移位暂存单元的功能方框图。图4为图3的移位暂存单元的控制信号和节点电压简化后的波形示意图。图5为依据本公开文件另一实施例的移位暂存单元的功能方框图。图6为依据本公开文件另一实施例的移位暂存器简化后的功能方框图。图7为依据本公开文件又一实施例的移位暂存单元功能方框图。图8为图7的移位暂存单元的控制信号和节点电压简化后的波形示意图。图9为依据本公开文件又一实施例的移位暂存单元的功能方框图。图10为依据本公开文件一实施例的显示装置简化后的功能方框图。图11为图9的移位暂存单元的模拟示意图。附图标记说明:200、600、1100:移位暂存器100、210[1]~210[n]、300、500、610[1]~610[n]、700、900:移位暂存单元110、310:上拉电路120、320:上拉控制电路150a、330a:第一稳压控制电路150b、330b:第二稳压控制电路160a、340a:第一稳压电路160b、340b:第二稳压电路130、350:下拉电路360:电压产生电路140、570:重置电路1000:显示装置1200:源极驱动器1300:控制电路GL1~GLn:栅极线DL1~DLn:数据线G[k]、G[k+m]、G[k-m]、G[1]~G[n]:栅极信号S[k]、S[k+m]、S[k-m]、S[1]~S[n]:移位信号HC1~HCm:主时钟信号LC1:第一副时钟信号LC2:第二副时钟信号SW1:第一开关信号SW2:第二开关信号ST:起始信号VSQ:第一参考电压VSP:第二参考电压VSG:第三参考电压VGHP:第四参考电压VGLP:第五参考电压VGHD:系统电压V1:第一电压电平V2:第二电压电平N1[k]、N1[k-2]:第一节点N2:第二节点N3:第三节点N4:第四节点Cs:存储电容O1:第一输出端O2:第二输出端A1~A4、T1~T21:晶体管M1、M2、M3、M4:曲线P1:第一时段P2:第二时段具体实施方式以下将配合相关附图来说明本公开文件的实施例。在附图中,相同的标号表示相同或类似的元件或方法流程。图1为一移位暂存单元100的功能方框图。移位暂存单元100包含上拉电路110与上拉控制电路120。上拉电路110包含第一节点N1[k]、第一输出端O1、以及第二输出端O2,其中第一输出端O1和第二输出端O2分别用于提供栅极信号G[k]与移位信号S[k]。当多个移位暂存单元100被应用于显示装置中时,栅极信号G[k]可用于控制显示装置的像素电路更新所存储的数据电压,而移位信号S[k]则可用于通知某一对应的移位暂存单元100输出其栅极信号。上拉控制电路120会依据另一对应的移位暂存单元100的移位信号S[k-4]将第一节点N1[k]的电压设置为系统电压VGHD,以使上拉电路110致能而输出主时钟信号HC1作为栅极信号G[k]与移位信号S[k]。移位暂存单元100还包含下拉电路130与重置电路140。下拉电路130用于依据前一级移位暂存单元100的移位信号S[k-4]将第一节点N1[k]的电压设置为第一参考电压VSQ,以禁能上拉电路110。重置电路140用于依据起始信号STV在前述显示器的每一帧画面开始时,重置第一节点N1[k]、第一输出端O1、以及第二输出端O2的电压。移位暂存单元100另包含第一稳压控制电路150a、第二稳压控制电路150b、第一稳压电路160a、以及第二稳压电路160b。第一稳压控制电路150a相似于第二稳压控制电路150b,差异在于,第一稳压控制电路150a与第二稳压控制电路150b分别是由第一副时钟信号LC1与第二副时钟信本文档来自技高网...

【技术保护点】
1.一种移位暂存器,包含:/n多级移位暂存单元,其中每一级移位暂存单元包含:/n一第一晶体管,包含一第一端、一第二端、以及一控制端,其中该第一晶体管的该控制端耦接于一第一节点,该第一晶体管的该第一端用于接收一主时钟信号,该第一晶体管的该第二端用于提供一栅极信号;/n一上拉控制电路,耦接于该第一节点,用于依据一第一控制信号导通该第一晶体管;/n一下拉电路,用于将该第一节点的电压设置为一第一参考电压,以关断该第一晶体管;/n一第一稳压电路,用于依据一第一开关信号稳定该第一节点的电压与该栅极信号;以及/n一第一稳压控制电路,用于提供该第一开关信号,其中当该第一晶体管导通时,该第一稳压控制电路输出一第二参考电压作为该第一开关信号且该第二参考电压具有一第一电压电平,当该第一晶体管关断时,该第二参考电压具有一第二电压电平,且该第一参考电压介于该第一电压电平与该第二电压电平之间。/n

【技术特征摘要】
20190730 TW 1081270511.一种移位暂存器,包含:
多级移位暂存单元,其中每一级移位暂存单元包含:
一第一晶体管,包含一第一端、一第二端、以及一控制端,其中该第一晶体管的该控制端耦接于一第一节点,该第一晶体管的该第一端用于接收一主时钟信号,该第一晶体管的该第二端用于提供一栅极信号;
一上拉控制电路,耦接于该第一节点,用于依据一第一控制信号导通该第一晶体管;
一下拉电路,用于将该第一节点的电压设置为一第一参考电压,以关断该第一晶体管;
一第一稳压电路,用于依据一第一开关信号稳定该第一节点的电压与该栅极信号;以及
一第一稳压控制电路,用于提供该第一开关信号,其中当该第一晶体管导通时,该第一稳压控制电路输出一第二参考电压作为该第一开关信号且该第二参考电压具有一第一电压电平,当该第一晶体管关断时,该第二参考电压具有一第二电压电平,且该第一参考电压介于该第一电压电平与该第二电压电平之间。


2.如权利要求1所述的移位暂存器,其中该移位暂存单元的该上拉控制电路包含:
一第二晶体管,包含一第一端、一第二端、以及一控制端,其中该第二晶体管的该第一端用于接收一系统电压;
一第三晶体管,包含一第一端、一第二端、以及一控制端,其中该第三晶体管的该第一端耦接于该第二晶体管的该第二端,该第三晶体管的该第二端耦接于该第一节点;以及
一存储电容,耦接于该第一节点和该第一晶体管的该第二端之间;
其中该第二晶体管的该控制端与该第三晶体管的该控制端用于接收该第一控制信号。


3.如权利要求1所述的移位暂存器,其中该移位暂存单元的该第一稳压控制电路包含:
一第四晶体管,包含一第一端、一第二端、以及一控制端,其中该第四晶体管的该第一端用于接收一第一副时钟信号,该第四晶体管的该第二端耦接于一第二节点,该第四晶体管的该控制端耦接于一第三节点;
一第五晶体管,包含一第一端、一第二端、以及一控制端,该第五晶体管的该第一端耦接于该第二节点,该第五晶体管的该第二端用于接收该第二参考电压;
一第六晶体管,包含一第一端、一第二端、以及一控制端,该第六晶体管的该第一端耦接于该第三节点,该第六晶体管的该第二端用于接收该第二参考电压,该第六晶体管的该控制端与该第五晶体管的该控制端耦接于一对应的移位暂存单元的该第一节点;
一第七晶体管,包含一第一端、一第二端、以及一控制端,该第七晶体管的该第一端耦接于该第二节点,该第七晶体管的该第二端用于接收该第二参考电压;
一第八晶体管,包含一第一端、一第二端、以及一控制端,该第八晶体管的该第一端耦接于该第三节点,该第八晶体管的该第二端用于接收该第二参考电压,该第八晶体管的该控制端与该第七晶体管的该控制端耦接于该第一节点;以及
一第九晶体管,包含一第一端、一第二端、以及一控制端,该第九晶体管的该第一端与该第九晶体管的该控制端用于接收该第一副时钟信号,该第九晶体管的该第二端耦接于该第三节点。


4.如权利要求1所述的移位暂存器,其中该移位暂存单元的该第一稳压电路包含:
一第十晶体管,包含一第一端、一第二端、以及一控制端,其中该第十晶体管的该第一端耦接于该第一晶体管的该第二端,该第十晶体管的该第二端用于接收一第三参考电压;以及
一第十一晶体管,包含一第一端、一第二端、以及一控制端,其中该第十一晶体管的该第一端耦接于该第一节点,该第十一晶体管的该第二端用于接收该第一参考电压;
其中该第十晶体管的该控制端与该第十一晶体管的该控制端用于接收该第一开关信号。


5.如权利要求1所述的移位暂存器,其中该移位暂存单元的该下拉电路包含:
一第十二晶体管,包含一第一端、一第二端、以及一控制端,其中该第十二晶体管的该第一端耦接于该第一节点,该第十二晶体管的该第二端耦接于一第四节点;
一第十三晶体管,包含一第一端、一第二端、以及一控制端,其中该第十三晶体管的该第一端耦接于该第四节点,该第十三晶体管的该第二端用于接收该第一参考电压,其中该第十二晶体管的该控制端和该第十三晶体管的该控制端用于接收一第二控制信号;以及
一第十四晶体管,包含一第一端、一第二端、以及一控制端,其中该第十四晶体管的该第一端和该第十四晶体管的该控制端用于接收一第三控制信号,该第十四晶体管的该第二端耦接于该第四节点。


6.如权利要求1所述的移位暂存器,其中该移位暂存单元另包含:
一电压产生电路,耦接于该第一稳压控制电路和该第一节点,用于接收一第四参考电压和一第五参考电压;
其中当该第一晶体管导通时,该电压产生电路会输出该第四参考电压和该第五参考电压的分压,以提供具有该第一电压电平的该第二参考电压,
其中当该第一晶体管关断时,该电压产生电路输出该第四参考电压作为具有该第二电压电平的该第二参考电压。


7.如权利要求1所述的移位暂存器,其中该移位暂存单元另包含一重置电路,其中该重置电路包含:
一第十七晶体管,包含一第一端、一第二端、以及一控制端,其中该第十七晶体管的该第一端耦接于该第一晶体管的该第二端,该第十七晶体管的该第二端用于接收一第三参考电压;以及
一第十八晶体管,包含一第一端、一第二端、以及一控制端,其中该第十八晶体管的该第一端耦接于该第一节点,该第十八晶体管的该第二端用于接收该第一参考电压;
其中该第十七晶体管的该控制端与该第十八晶体管的该控制端用于接收一起始信号。


8.如权利要求1所述的移位暂存器,其中该移位暂存单元另包含:
一第二稳压控制电路,用于提供一第二开关信号;以及
一第二稳压电路,用于依据该第二控制信号稳压该第一节点与该第一晶体管的该第二端,其中当该第一晶体管导通时,该第二稳压控制电路输出该第二参考电压作为该第二开关信号,
其中当该第一晶体管关断时,该第一稳压电路与该第二稳压电路交替地稳压该第一节点与该第一晶体管的该第二端。


9.如权利要求1所述的移位暂存器,其中该移位暂存单元另包含:
一第十九晶体管,包含一第一端、一第二端、以及一控制端,其中该第十九晶体管的该第一端用于接收该主时钟信号,该第十九晶体管的该第二端用于提供一移位信号至该多个移位暂存单元中一对应的移位暂存单元的该上拉控制电路以作为该对应的移位暂存单元的该第一控制信号,该第十九晶体管的该控制端耦接于该第一节点。


10.如权利要求9所述的移位暂存器,其中该移位暂存单元的该第一稳压电路还用于依据该第一开关信号稳压该第十九晶体管的该第二端,且该第一稳压电路包含:
一第四晶体管,包含一第一端、一第二端、以及一控制端,其中该第四晶体管的该第一端耦接于该第一晶体管的该第二端,该第四晶体管的该第二端用于接收一第三参考电压;
一第五晶体管,包含一第一端、一第二端、以及一控制端,其中该第五晶体管的该第一端耦接于该第一节点,该第五晶体管的该第二端用于接收该第一参考电压;以及
一第二十晶体管,包含一第一端、一第二端、以及一控制端,其中该第二十晶体管的该第一端耦接于该第十九晶体管的该第二端,该第二十晶体管的该第二端用于接收该第一参考电压;
其中该第四晶体管的该控制端、该第五晶体管的该控制端、以及该第二十晶体管的该控制端用于接收该第一开关信号。


11.一种显示装置,包含:

【专利技术属性】
技术研发人员:董哲维林炜力
申请(专利权)人:友达光电股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1