一种滤波电路制造技术

技术编号:24552122 阅读:40 留言:0更新日期:2020-06-17 19:02
本实用新型专利技术公开了一种滤波电路,能够滤除信号中不同类型的毛刺,且不会对信号的固有特征造成影响。该滤波电路包括:边沿检测模块、复位置位模块和边沿延迟模块。边沿检测模块用于接收来自外部的输入信号,并根据输入信号和输出信号的相位差输出第一信号与第二信号,输出信号是输入信号经过滤波电路得到的;复位置位模块用于根据第一信号与第二信号生成第三信号;边沿延迟模块用于根据第三信号以及输入信号生成第四信号,第四信号是输入信号经过预设时长延时得到的,用于对输入信号进行滤波。

A filter circuit

【技术实现步骤摘要】
一种滤波电路
本技术涉及模拟集成电路领域,尤其涉及一种滤波电路。
技术介绍
集成电路是通过半导体工艺将例如电阻、电容、晶体管等电子元器件集成在一起得到的具有特定功能的电路。由于电子元器件在工作过程中容易受到外界环境,例如闪电、电网波动的影响,电子元器件生成的信号容易产生毛刺。这里的毛刺可以认为是影响信号的频率和/或振幅的扰动。毛刺不仅会影响集成电路的正常工作,严重时还会造成集成电路的损坏。为此,需要滤除毛刺。目前一种滤除毛刺的方法是在信号交互的通路上设置滤波电路,例如一阶无源RC滤波电路、延迟电路等,以滤除毛刺。但是一阶无源RC滤波电路只能消除信号的正向毛刺或负向毛刺,即只能消除单边毛刺,无法消除高频毛刺;延迟电路只能消除纳秒级的延时,会影响信号的固有特性,例如占空比。可见目前的滤波电路或仅对某一类型的毛刺有效,或者在滤波过程中可能会改变信号的固有特性。
技术实现思路
本技术实施例提供一种滤波电路,能够滤除信号中不同类型的毛刺,且不会对信号的固有特征造成影响。本技术实施例提供了一种滤波电路,该滤波电路包括本文档来自技高网...

【技术保护点】
1.一种滤波电路,其特征在于,包括:边沿检测模块、复位置位模块和边沿延迟模块,所述边沿检测模块的输出端与所述复位置位模块的输入端连接,所述复位置位模块的输出端与所述边沿延迟模块的输入端连接;/n其中,所述边沿检测模块用于接收来自外部的输入信号,并根据输入信号和输出信号的相位差输出第一信号与第二信号,所述输出信号是所述输入信号经过所述滤波电路得到的;/n所述复位置位模块用于根据所述第一信号与所述第二信号生成第三信号;/n所述边沿延迟模块用于根据所述第三信号以及所述输入信号生成第四信号,所述第四信号是所述输入信号经过预设时长延时得到的,用于对所述输入信号进行滤波。/n

【技术特征摘要】
1.一种滤波电路,其特征在于,包括:边沿检测模块、复位置位模块和边沿延迟模块,所述边沿检测模块的输出端与所述复位置位模块的输入端连接,所述复位置位模块的输出端与所述边沿延迟模块的输入端连接;
其中,所述边沿检测模块用于接收来自外部的输入信号,并根据输入信号和输出信号的相位差输出第一信号与第二信号,所述输出信号是所述输入信号经过所述滤波电路得到的;
所述复位置位模块用于根据所述第一信号与所述第二信号生成第三信号;
所述边沿延迟模块用于根据所述第三信号以及所述输入信号生成第四信号,所述第四信号是所述输入信号经过预设时长延时得到的,用于对所述输入信号进行滤波。


2.如权利要求1所述的电路,其特征在于,所述边沿延迟模块包括正边沿延迟模块与负边沿延迟模块,其中:
当所述第三信号为低电平且所述输入信号为高电平,所述边沿延迟模块通过所述正边沿延迟模块生成所述第四信号;
当所述第三信号为低电平且所述输入信号为低电平,所述边沿延迟模块通过所述负边沿延迟模块生成所述第四信号。


3.如权利要求2所述的电路,其特征在于,所述正边沿延迟模块与所述负边沿延迟模块包括电容,所述电容的取值根据所述预设时长确定,所述预设时长大于信号毛刺的脉冲宽度。


4.如权利要求3所述的电路,其特征在于,
所述第一信号的电平由低跳变为高,所述第二信号的电平为低电平,所述第三信号的电平为低电平;或者
所述第二信号的电平由高跳变为低,所述第一信号的电平为高电平,所述第三信号的电平为低电平。


5.如权利要求1-4任一所述的电路,其特征在于,所述电路还包括通道选择模块,所述通道选择模块的输入端与所述复位置位模块的输出端连接,所述通道选择模块的输出端与所述边沿检测模块的输入端连接;
所述通道选择模块用于根据所述第三信号从所述复位置位模块和所述边沿延迟模块中选择所述复位置位模块或所述边沿延迟模块输出输出信...

【专利技术属性】
技术研发人员:张亮马颖江易冬柏王静
申请(专利权)人:珠海零边界集成电路有限公司珠海格力电器股份有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1