一种采样电路及答题器制造技术

技术编号:24101946 阅读:60 留言:0更新日期:2020-05-09 13:26
本实用新型专利技术提出一种采样电路及答题器,所述采样电路包括:处理器,所述处理器包括电源端、接地端,采样电压输入端以及通用输入/输出口;供电模块,所述供电模块包括正极和负极,所述正极连接到所述电源端,所述负极连接到所述接地端;分压模块,所述分压模块的一端连接至所述正极,另一端连接至所述通用输入/输出口,且所述分压模块包括至少一采样点;采样模块,所述采样模块的输入端连接至所述采样点以采集所述采样点处的电压,所述采样模块的输出端连接至所述采样电压输入端;其中,所述处理器控制所述通用输入/输出口的电平状态以控制所述采样模块采集所述供电模块的输出电压。本实用新型专利技术的采样电路不会消耗供电模块的电量,大大节省了供电模块的电量消耗。

A sampling circuit and answer device

【技术实现步骤摘要】
一种采样电路及答题器
本技术涉及电池
,特别涉及一种采样电路及答题器。
技术介绍
现有技术中,电池电压采样均需要利用模数转换器(Analog-to-DigitalConverter,ADC)将采集到的电路模拟信号转换成更容易储存、处理和发射的数字形式,为了达到精度,往往利用放大器等电路元件对电池电压进行阻抗变化,以使ADC电路具备较小的输入电阻,但在电路中接入放大器直接导致电路的复杂度增加,且增加了电路的功耗,如果直接接入低电阻作为电池电路的采样电阻会导致电路中的电流较大,同样存在很高的电路功耗,使得电池电量消耗很大。
技术实现思路
本技术的主要目的是提供一种采样电路,旨在解决现有技术中采样电路的的输出端直接接回供电模块的负极导致电池电量消耗大的问题。为实现上述目的,本技术提出一种采样电路,所述采样电路包括:处理器,所述处理器包括电源端、接地端,采样电压输入端以及通用输入/输出口;供电模块,所述供电模块包括正极和负极,所述正极连接到所述电源端,所述负极连接到所述接地端;分压模块,所述分压模块的一端连接至所述正极,另一端连接至所述通用输入/输出口,且所述分压模块包括至少一采样点;采样模块,所述采样模块的输入端连接至所述采样点以采集所述采样点处的电压,所述采样模块的输出端连接至所述采样电压输入端;其中,所述处理器控制所述通用输入/输出口的电平状态以控制所述采样模块采集所述供电模块的输出电压。可选的,所述分压模块包括至少一分压电阻及至少一采样电阻,所述分压电阻与所述采样电阻串联,所述采样点位于所述分压电阻与所述采样电阻的连接线上。可选的,所述采样模块包括一数模转换器,所述数模转换器连接所述采样点以获取所述采样点电压。可选的,所述数模转换器集成于所述处理器上。可选的,所述采样电阻与所述分压电阻的并联阻值小于所述数模转换器的输入阻抗。可选的,所述采样电阻的阻值小于或等于所述数模转换器输入阻抗的一半。可选的,所述通用输入/输出口与所述接地端之间连接有上拉MOS管及下拉MOS管,所述上拉MOS管及下拉MOS管均包括源极、漏极与栅极,所述源极连接所述通用输入/输出口,所述栅极连接所述处理器,所述漏极连接所述负极,所述处理器控制所述上拉MOS管或下拉MOS管连通所述通用输入/输出口与所述接地端。可选的,所述处理器为单片机或FPGA。本技术还提出一种答题器,所述答题器包括如上任一项所述的采样电路,所述答题器还包括壳体,所述采样电路安装于所述壳体中,且所述壳体上装设有提示装置,所述提示装置电连接于所述采样电路的处理器。可选地,所述答题器还包括所述提示装置包括LED灯或蜂鸣器。本技术技术方案在供电模块上连接有分压模块、采样模块以及处理器,处理器的电源端连接供电模块的正极,处理器的接地端连接供电模块的负极,分压模块的一端连接供电模块的正极,另一端连接供电模块的通用输入/输出口,其中,分压模块上设有一采样点,采样模块的输入端连接该采样点,输出端连接处理器上的采样电压输入端。当采样模块对供电模块的电压进行采样时,处理器控制分压模块上连接到通用输入/输出口的一端为低电平状态,分压模块的电路导通,采样模块可直接获取到采样点的电压,以进一步得到供电模块电压状态的目的;当采样模块不需要对供电模块的电压采样时,处理器控制分压模块上连接到通用输入/输出口的一端为高电平状态,此时,分压模块的输入端与输出端均为高电平,分压模块没有电流通过,不会消耗供电模块的电量,大大节省了供电模块的电量消耗。附图说明为了更清楚地说明本技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。图1为本技术采样电路的连接结构示意图。附图标号说明:标号名称标号名称10供电模块R2采样电阻20分压模块VDD电源端21采样点ADC数模转换器30采样模块GPIO通用输入/输出口R1分压电阻GND接地端本技术目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。具体实施方式下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术的一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。需要说明,本技术实施例中所有方向性指示(诸如上、下、左、右、前、后……)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。另外,在本技术中涉及“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本技术要求的保护范围之内。为实现上述目的,如图1所示,本技术提出一种采样电路,所述采样电路包括:处理器,所述处理器包括电源端VDD、接地端GND,采样电压输入端以及通用输入/输出口GPIO;供电模块10,所述供电模块10包括正极和负极,所述正极连接到所述电源端VDD,所述负极连接到所述接地端GND;分压模块20,所述分压模块20的一端连接至所述正极,另一端连接至所述通用输入/输出口GPIO,且所述分压模块20包括至少一采样点21;采样模块30,所述采样模块30的输入端连接至所述采样点21以采集所述采样点21处的电压,所述采样模块30的输出端连接至所述采样电压输入端;其中,所述处理器控制所述通用输入/输出口GPIO的电平状态以控制所述采样模块30采集所述供电模块10的输出电压。在本实施例中,分压模块20的输入端连接至供电模块10的正极,输出端连接至处理器上的通用输入/输出口GPIO,而非直接连接在供电模块10的负极,因此,分压模块20与供电模块10是通过处理器才连接成一个完整的回路。分压模块20上设有一采样点21,采样模块30的输入端与该采样点21连接,采样模块30的输出端连接至处理器上的采样电压输入端(图本文档来自技高网...

【技术保护点】
1.一种采样电路,其特征在于,所述采样电路包括:/n处理器,所述处理器包括电源端、接地端,采样电压输入端以及通用输入/输出口;/n供电模块,所述供电模块包括正极和负极,所述正极连接到所述电源端,所述负极连接到所述接地端;/n分压模块,所述分压模块的一端连接至所述正极,另一端连接至所述通用输入/输出口,且所述分压模块包括至少一采样点;/n采样模块,所述采样模块的输入端连接至所述采样点以采集所述采样点处的电压,所述采样模块的输出端连接至所述采样电压输入端;/n其中,所述处理器控制所述通用输入/输出口的电平状态以控制所述采样模块采集所述供电模块的输出电压。/n

【技术特征摘要】
1.一种采样电路,其特征在于,所述采样电路包括:
处理器,所述处理器包括电源端、接地端,采样电压输入端以及通用输入/输出口;
供电模块,所述供电模块包括正极和负极,所述正极连接到所述电源端,所述负极连接到所述接地端;
分压模块,所述分压模块的一端连接至所述正极,另一端连接至所述通用输入/输出口,且所述分压模块包括至少一采样点;
采样模块,所述采样模块的输入端连接至所述采样点以采集所述采样点处的电压,所述采样模块的输出端连接至所述采样电压输入端;
其中,所述处理器控制所述通用输入/输出口的电平状态以控制所述采样模块采集所述供电模块的输出电压。


2.根据权利要求1所述的采样电路,其特征在于,所述分压模块包括至少一分压电阻及至少一采样电阻,所述分压电阻与所述采样电阻串联,所述采样点位于所述分压电阻与所述采样电阻的连接线上。


3.根据权利要求2所述的采样电路,其特征在于,所述采样模块包括一数模转换器,所述数模转换器连接所述采样点以获取所述采样点电压。


4.根据权利要求3所述的采样电路,其特征在于,所述数模转换器集成于所述处理器上。

...

【专利技术属性】
技术研发人员:苏维钦丁晓云
申请(专利权)人:深圳云合科技有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1