一种晶圆级芯片的凸块封装结构制造技术

技术编号:23862461 阅读:53 留言:0更新日期:2020-04-18 14:40
本实用新型专利技术公开了一种晶圆级芯片的凸块封装结构,包括待封装的晶圆,所述晶圆具有效区域,所述有效区域内形成有呈矩阵排列的有效芯片;所述有效芯片周边分布有无效区域,所述无效区域为非电性连接的区域;所述有效区域内设有有效凸块,所述有效凸块与所述晶圆电性连接;所述无效区域内设有用于增大所述晶圆的电镀面积的虚拟凸块。本实用新型专利技术相对于现有技术,通过设置虚拟凸块,增大了电镀面积,使得电镀过程中电力线分布更加均匀,提高了有效凸块的高度均匀性;并且,在封装过程中使用虚拟凸块对芯片进行工艺及性能验证,能够减少有效芯片的损失,有利于提升芯片产品的封装良率。

A bump packaging structure for wafer level chips

【技术实现步骤摘要】
一种晶圆级芯片的凸块封装结构
本技术涉及半导体的制造
,尤其涉及一种晶圆级芯片的凸块封装结构。
技术介绍
电子封装的发展趋势是体积更小、重量更轻,倒装芯片技术正是为了顺应这一发展趋势而产生的。与传统的引线连接和载带连接相比,倒装芯片技术具有封装密度高、电和热性能优良、可靠性好、成本低等优势。倒装芯片技术是将芯片直接倒扣在基板上,基板和芯片的焊盘成镜像对称,实现电气和机械连接,有时还包括热连接等,因此凸块制成是一个关键工序。有效芯片内的凸块均匀性对产品来说是很重要的指标,超出凸块高度的SPC(StatisticalProcessControl,统计过程控制),会对后制程产生影响,在焊接的过程中会因凸点高度不均一,而导致虚焊、焊接不牢等现象。随着可携式及高性能微电子产品向短、小、轻、薄化方向发展,传统打线方式作为晶片与各式基材结合的封装技术已不能满足现在消费电子产品的需求,取而代之的凸块封装成为晶圆级封装的关键技术。在凸块封装工艺中,多采用电镀的方法进行再布线或形成凸块。对于电镀面积小于0.01dm2的晶圆级封装,有效芯片的颗数一般小于1000,有效芯片周围无凸块存在,从而使得设计的电镀面积较小,因而电镀过程中会使得电力线分布不均匀,导致有效芯片的凸块高度的均匀性很差,超出SPC,达不到客户需求的目标高度。而且,为了保证产品质量,芯片在封装过程中将进行各种测试及检验,如剪切力测试、切割品质确认等破坏性验证,这些测试及检验也要损失掉一部分凸块,这一固定损失对总颗数较少的芯片是很难接受的。因此,有必要提出一种新的晶圆级芯片的凸块封装结构,以解决上述技术问题。
技术实现思路
本技术的目的在于提供一种晶圆级芯片的凸块封装结构,用以克服现有技术中的晶圆级芯片的凸块封装结构在芯片尺寸较小,导致的凸块的高度均匀性较差等技术问题。一种晶圆级芯片的凸块封装结构,包括待封装的晶圆,所述晶圆具有效区域,所述有效区域内形成有呈矩阵排列的有效芯片;所述有效芯片周边分布有无效区域,所述无效区域为非电性连接的区域;所述有效区域内设有有效凸块,所述有效凸块用于与所述晶圆电性连接;所述无效区域内设有用于增大所述晶圆的电镀面积的虚拟凸块。进一步地,所述晶圆具有若干曝光区域,所述曝光区域分为有效曝光区域和无效曝光区域,所述无效区域包括所述曝光区域内的无效曝光区域。进一步地,所述无效区域包括所述晶圆上的标识区域,所述标识区域内设有晶圆标识。进一步地,所述无效区域包括所述晶圆的边缘区域,所述边缘区域分布有不完整芯片裸片。进一步地,所述边缘区域的内边缘与所述晶圆的外边缘之间的距离小于3mm。进一步地,所述虚拟凸块在所述无效区域内呈规则或不规则分布。进一步地,所述有效凸块和所述虚拟凸块均采用电镀工艺形成。进一步地,所述虚拟凸块具有与所述有效凸块相同的形状。进一步地,所述有效凸块为焊球凸块。进一步地,所述有效凸块和所述虚拟凸块均为铜锡焊球。实施本技术,具有如下有益效果:本技术的晶圆级芯片的凸块封装结构,通过在晶圆的无效曝光区域、标识区域及边缘区域等无效区域设置虚拟凸块,增大了电镀面积,使得电镀过程中电力线分布更加均匀,一方面,提高了有效芯片区域的有效凸块的高度均匀性,使得有效凸块的高度符合SPC,以满足芯片的设计需求;另一方面,由于设置了虚拟凸块,在封装过程需要对芯片进行工艺及性能验证时,如剪切力测试、切割品质确认等破坏性验证,使用无效区域设计的虚拟凸块,能够减少有效芯片的有效凸块损失,有利于提升芯片产品的封装良率。附图说明为了更清楚地说明本技术实施例或现有技术中的技术方案和优点,下面将对实施例或现有技术描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它附图。图1是本技术实施例的一个曝光区域内的有效芯片分布示意图;图2是本技术实施例的一个曝光区域内的有效凸块与虚拟凸块分布示意图;图3是本技术实施例的晶圆上的有效凸块与虚拟凸块分布示意图;其中,图中附图标记对应为:1-有效区域、2-无效区域、3-有效凸块、4-虚拟凸块。具体实施方式为使本技术的目的、技术方案和优点更加清楚,下面将结合实施例对本技术作进一步地详细描述。显然,所描述的实施例仅仅是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有作出创造性劳动的前提下所获得的所有其他实施例,都属于本技术保护的范围。在本技术的描述中,需要理解的是,除非另有明确的规定和限定,术语“相连”、“连接”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的相连或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本技术中的具体含义。实施例参阅图1-3,本实施例提供了一种晶圆级芯片的凸块封装结构,包括待封装的晶圆,待封装的晶圆具有效区域1,有效区域1内形成有呈矩阵排列的有效芯片;有效芯片周边分布有无效区域2,无效区域2为非电性连接的区域;有效区域1内设有有效凸块3,有效凸块3与晶圆电性连接;无效区域2内设有虚拟凸块4,虚拟凸块4用于增大待封装晶圆的电镀面积。本实施例中,凸块用于实现封装体与电路板之间的电性连接,凸块的分布一般是根据晶圆上焊垫的分布进行设计,现有技术中,对于电镀面积小于0.01dm2的晶圆级封装,有效芯片的颗数一般小于1000,有效芯片周围的无效区域因没有凸块存在,使得设计的电镀面积较小,因此在后续电镀进行制作凸块时,在电镀过程中会使得电力线分布不均匀,导致有效芯片的凸块高度的均匀性很差,超出SPC,进而影响芯片产品的封装质量。为此,本实施例中,从芯片的布局设计上进行优化,通过在晶圆的无效区域2设置虚拟凸块4,用于封装的有效凸块3一般与晶圆的焊垫电连接,而虚拟凸块4则一般直接形成在凸块底部金属层上,其下方同层不存在对应的焊垫,虚拟凸块4不用于实现电性连接。通过设置虚拟凸块4,增大了电镀面积,进而在电镀制作凸块时,保证电镀时电力线均匀分布,使有效凸块3和虚拟凸块4整体呈均匀分布,从而最终提高有效芯片区域内的有效凸块3的高度均匀性。进一步地,晶圆具有若干曝光区域,曝光区域分为有效曝光区域和无效曝光区域,无效区域2包括曝光区域内的无效曝光区域。进一步地,无效区域2包括晶圆上的标识区域,标识区域内设有晶圆标识。进一步地,无效区域2包括晶圆的边缘区域,边缘区域分布有不完整芯片裸片。更进一步地,边缘区域的内边缘与晶圆的外边缘之间的距离小于3mm。本实施例中,无效区域2的分布基于不同的晶圆可不同,相应的虚拟凸块4的分本文档来自技高网
...

【技术保护点】
1.一种晶圆级芯片的凸块封装结构,其特征在于,包括待封装的晶圆,所述晶圆具有效区域(1),所述有效区域(1)内形成有呈矩阵排列的有效芯片;/n所述有效芯片周边分布有无效区域(2),所述无效区域(2)为非电性连接的区域;/n所述有效区域(1)内设有有效凸块(3),所述有效凸块(3)与所述晶圆电性连接;/n所述无效区域(2)内设有用于增大所述晶圆的电镀面积的虚拟凸块(4)。/n

【技术特征摘要】
1.一种晶圆级芯片的凸块封装结构,其特征在于,包括待封装的晶圆,所述晶圆具有效区域(1),所述有效区域(1)内形成有呈矩阵排列的有效芯片;
所述有效芯片周边分布有无效区域(2),所述无效区域(2)为非电性连接的区域;
所述有效区域(1)内设有有效凸块(3),所述有效凸块(3)与所述晶圆电性连接;
所述无效区域(2)内设有用于增大所述晶圆的电镀面积的虚拟凸块(4)。


2.根据权利要求1所述的晶圆级芯片的凸块封装结构,其特征在于,所述晶圆具有若干曝光区域,所述曝光区域分为有效曝光区域和无效曝光区域,所述无效区域(2)包括所述曝光区域内的无效曝光区域。


3.根据权利要求1所述的晶圆级芯片的凸块封装结构,其特征在于,所述无效区域(2)包括所述晶圆上的标识区域,所述标识区域内设有晶圆标识。


4.根据权利要求1所述的晶圆级芯片的凸块封装结构,其特征在于,所述无效区域(2)包括所述晶圆的边缘...

【专利技术属性】
技术研发人员:刘凤方梁洪刘明明任超彭祎李春阳
申请(专利权)人:宁波芯健半导体有限公司
类型:新型
国别省市:浙江;33

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1