【技术实现步骤摘要】
一种蛙跳式快速环形振荡器电路
本专利技术涉及半导体集成电路
,具体涉及一种蛙跳式快速环形振荡器电路。
技术介绍
PLL(锁相环)电路为众多通讯芯片提供时钟,而多级环形振荡器是PLL的核心电路,传统的多级环形振荡器由多个延迟放大器级联而成,以往的设计往往注重调节精度(例如公开号为CN105811969A),温度补偿(例如公开号为CN105811925A)等特性,但此类级联环形振荡器的速度受限于单个延迟放大器的延迟。现有的环形振荡器都存在速度受单个延迟放大器的延迟限制,在相同CMOS半导体工艺下存在速度瓶颈。
技术实现思路
针对现有技术中存在的缺陷,本专利技术的目的在于提供一种蛙跳式快速环形振荡器电路,该环形振荡器电路通过对环形振荡器中的延迟放大器单元增加输入以及采用蛙跳式的级联方式,改善了链路的延时,提高了环形振荡器的振荡频率。为实现上述目的,本专利技术采用的技术方案如下:一种蛙跳式快速环形振荡器电路,所述环形振荡器电路包括有多个延迟放大器单元,所述环形振荡器电路还包括有设置在 ...
【技术保护点】
1.一种蛙跳式快速环形振荡器电路,所述环形振荡器电路包括有多个延迟放大器单元,其特征在于:所述环形振荡器电路还包括有设置在每一所述延迟放大器单元的第一差分输入端P+和P-、第二差分输入端S+和S-以及差分输出端Mn+和Mn-,其中前一级的所述延迟放大器单元其差分输出端Mn+和Mn-与相邻的后一级的延迟放大器单元的第一差分输入端P+和P-相连,每一级所述延迟放大器单元其第二差分输入端S+和S-分别与位于其前两级的延迟放大器单元的差分输出端Mn+和Mn-相连,其中n为>1的正整数。/n
【技术特征摘要】
1.一种蛙跳式快速环形振荡器电路,所述环形振荡器电路包括有多个延迟放大器单元,其特征在于:所述环形振荡器电路还包括有设置在每一所述延迟放大器单元的第一差分输入端P+和P-、第二差分输入端S+和S-以及差分输出端Mn+和Mn-,其中前一级的所述延迟放大器单元其差分输出端Mn+和Mn-与相邻的后一级的延迟放大器单元的第一差分输入端P+和P-相连,每一级所述延迟放大器单元其第二差分输入端S+和S-分别与位于其前两级的延迟放大器单元的差分输出端Mn+和Mn-相连,其中n为>1的正整数。
2.根据权利要求1所述的一种蛙跳式快速环形振荡器电路,其特征在于:所述延...
【专利技术属性】
技术研发人员:项骏,吴汉明,
申请(专利权)人:芯创智北京微电子有限公司,
类型:发明
国别省市:北京;11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。