晶振电路及无线耳机制造技术

技术编号:21256421 阅读:46 留言:0更新日期:2019-06-01 13:21
本实用新型专利技术公开了一种晶振电路,包括射频芯片和与所述射频芯片连接的晶振,还包括两个数字可编程电容,该两个数字可编程电容与所述晶振的两端一一对应连接,所述数字可编程电容具有用于与测试设备连接的数据写入端子。本实用新型专利技术的晶振电路,通过采用数字可编程电容,该数字可编程电容具有用于与测试设备连接的数据写入端子,在质检测试环节中若载波频率的偏移超出了范围,外部设备可通过数据写入端子调节数字可编程电容对振荡频率进行调节,减小了晶振电路的偏移频率,进而可以降低通信过程中的误码率。本实用新型专利技术同时提出了一种无线耳机,包括上述晶振电路。

Crystal oscillator circuit and wireless headset

The utility model discloses a crystal oscillator circuit, which comprises a radio frequency chip and a crystal oscillator connected with the radio frequency chip, and also includes two digital programmable capacitors, which are connected one by one with the two ends of the crystal oscillator. The digital programmable capacitor has a data writing terminal for connecting with the test equipment. The crystal oscillator circuit of the utility model adopts a digital programmable capacitor, which has a data writing terminal for connecting with the testing equipment. If the carrier frequency offset exceeds the range in the quality testing link, the external equipment can adjust the oscillation frequency by adjusting the digital programmable capacitor through the data writing terminal, thus reducing the offset frequency of the crystal oscillator circuit. Furthermore, it can reduce the bit error rate in the communication process. The utility model also proposes a wireless headset, which comprises the crystal oscillator circuit.

【技术实现步骤摘要】
晶振电路及无线耳机
本技术涉及一种晶振电路。
技术介绍
在无线通信设备中(如无线耳机),需要把信号调制在所需要载波频段,如蓝牙耳机就需要调整在符合蓝牙协议的2.4G频段,但是,这些产品在各自要求频段中对频率的偏移有非常严格的要求,一旦频率偏移超出一定范围,产品的接收误码率就相对比较高,造成数据的传输中断或需要再次重传,这样会影响传输的效果,频偏严重者会造成接收端无法接收信号。在PCB的加工制作过程中,由于PCB上铜线腐蚀及层压工艺控制的约束,PCB上布线的分布电容会有一定的差异,及RF芯片、负载电容及晶振也会有制造工艺的差异,而引起系统晶振振荡频率的偏移,从而影响到射频无线传输的载波频率的偏移。
技术实现思路
本技术为了解决现有无线通信设备中的晶振电路容易产生频偏且无法调节的技术问题,提出了一种晶振电路,可以解决上述问题。为了解决上述技术问题,本技术采用以下技术方案予以实现:一种晶振电路,包括射频芯片和与所述射频芯片连接的晶振,还包括两个数字可编程电容,该两个数字可编程电容与所述晶振的两端一一对应连接,所述数字可编程电容具有用于与测试设备连接的数据写入端子。进一步的,所述数据写入端子具有两个,分别为第一数据写入端子和第二数据写入端子,该两个数据写入用于接收测试设备发送的脉冲信号,将所述数字可编程电容的容值增加或者减小。进一步的,所述数字可编程电容具有用于片选的片选端子,所述片选端子与测试设备连接,该两个数字可编程电容的第一数据写入端子分别与测试设备的第一脉冲信号输出端连接,该两个数字可编程电容的第二数据写入端子分别与测试设备的第二脉冲信号输出端连接。进一步的,所述晶振的其中一端与所述射频芯片的振荡信号输入端连接,另外一端与所述射频芯片的振荡信号输出端连接。进一步的,所述晶振电路的PCB设计至少具有第一层、第二层、第三层以及第四层,所述射频芯片、晶振以及数字可编程电容设置在所述第一层,所述射频芯片、晶振以及数字可编程电容在所述第二层的正投影位置处开设有贯通孔,所述射频芯片、晶振以及数字可编程电容在所述第三层的正投影位置为地。本技术同时提出了一种无线耳机,包括前面任一条所记载的晶振电路。本技术同时提出了另外一种晶振电路,包括射频芯片和与所述射频芯片连接的晶振,还包括两个负载电容和一个数字可编程电容,该两个负载电容相串联,该串联电路的两端与所述晶振的两端一一对应连接,所述数字可编程电容的第一端与所述晶振的其中一端连接,第二端连接在两个负载电容之间,所述数字可编程电容具有用于与测试设备连接的数据写入端子。进一步的,所述数据写入端子具有两个,分别为第一数据写入端子和第二数据写入端子,该两个数据写入用于接收测试设备发送的脉冲信号,将所述数字可编程电容的容值增加或者减小。进一步的,所述晶振的其中一端与所述射频芯片的振荡信号输入端连接,另外一端与所述射频芯片的振荡信号输出端连接。进一步的,所述晶振电路的PCB设计至少具有第一层、第二层、第三层以及第四层,所述射频芯片、晶振以及数字可编程电容设置在所述第一层,所述射频芯片、晶振以及数字可编程电容在所述第二层的正投影位置处开设有贯通孔,所述射频芯片、晶振以及数字可编程电容在所述第三层的正投影位置为地。与现有技术相比,本技术的优点和积极效果是:本技术的晶振电路,通过采用数字可编程电容,该数字可编程电容具有用于与测试设备连接的数据写入端子,在质检测试环节中若载波频率的偏移超出了范围,外部设备可通过数据写入端子调节数字可编程电容的容值进而对振荡频率进行调节,能够减小晶振电路的偏移频率,进而可以降低通信过程中的误码率。结合附图阅读本技术实施方式的详细描述后,本技术的其他特点和优点将变得更加清楚。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1是本技术所提出的晶振电路的一种实施例结构电路原理图;图2是图1中电路板结构示意图;图3是本技术所提出的晶振电路的再一种实施例结构电路原理图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。实施例一本实施例提出了一种晶振电路,如图1所示,包括射频芯片IC和与射频芯片连接的晶振XTAL,还包括两个数字可编程电容C11和C12,该两个数字可编程电容与晶振XTAL的两端一一对应连接,数字可编程电容C11和C12具有用于与测试设备连接的数据写入端子,在质检测试环节中若载波频率的偏移超出了范围,外部设备可通过数据写入端子调节数字可编程电容的容值,对于晶振电路而言,可编程电容作为负载电容连接在晶振电路中,当负载电容的电容值改变时,晶振电路的振荡频率相应变化,通过调节振荡频率能够减小晶振电路的偏移频率,进而可以降低通信过程中的误码率,由于频偏超过一定范围被定为残次品,因而可降低产品的残品率,节约产品成本。数字可编程电容的容值能够接受控制信号的控制进行调节,外部设备可以是外部接入的检测工装,其至少具有控制芯片,对外提供与控制芯片连接的连接口,通过将数字可编程电容的数据写入端子与外部设备的连接口连接,控制芯片通过数据写入端子写入数据,进而可以改变可编程电容的容值。造成载波频率偏移的原因有多种,因此,频率偏移的方向不确定,有可能偏大也有可能偏小,因此,本方案优选数据写入端子具有两个,分别为第一数据写入端子INC和第二数据写入端子U/D,用于调节增加数字可编程电容的容值和调节减小数字可编程电容的容值,外部设备可通过向两个数据写入端子发送脉冲信号的形式,该两个数据写入接收测试设备发送的脉冲信号,将数字可编程电容的容值增加或者减小,首先,对该需要调整容值的数字电容进行片选(CS为低电平),然后第一数据写入端子INC接收到脉冲信号的下降沿时,当第二数据写入端子U/D为高电平时将容值调大,当第二数据写入端子U/D为低电平时将容值调小,当INC为高电平且CS为上升沿时,对调整后的电容值进行保存。控制信号采用脉冲信号的形式,信号形式简单,无需解析,对硬件电路要求低,而且控制信号不容易出现误码。数字可编程电容C11和数字可编程电容C12为可编程的数字电容,内部含有EEPROM,可以对负载电容进行可编程的精确设定,可以根据PCB在贴片后,由于晶振模组电路的差异来调整负载电容的设定值,然后把设定值写入到EEPROM中,具体方式为:在PCB贴片完成后,对产品进行射频测试时,采用上述描述,使测试设备发送固定频率的载波信号(如2441M),通过频谱分析仪观察接收到的频率(如2440.7M)差异,然后通过测试系统发送命令来修正负载电容C11和C12的大小,直到频谱分析仪观察接收到的频率在2441M的最邻近点,然后把发送修正的值写入到EEPROM中,从而对不同产品单体频偏进行修正,改善了产品的频率偏移问题本文档来自技高网...

【技术保护点】
1.一种晶振电路,包括射频芯片和与所述射频芯片连接的晶振,其特征在于:还包括两个数字可编程电容,该两个数字可编程电容与所述晶振的两端一一对应连接,所述数字可编程电容具有用于与测试设备连接的数据写入端子。

【技术特征摘要】
1.一种晶振电路,包括射频芯片和与所述射频芯片连接的晶振,其特征在于:还包括两个数字可编程电容,该两个数字可编程电容与所述晶振的两端一一对应连接,所述数字可编程电容具有用于与测试设备连接的数据写入端子。2.根据权利要求1所述的晶振电路,其特征在于:所述数据写入端子两个,分别为第一数据写入端子和第二数据写入端子,该两个数据写入用于接收测试设备发送的脉冲信号,将所述数字可编程电容的容值增加或者减小。3.根据权利要求2所述的晶振电路,其特征在于:所述数字可编程电容具有用于片选的片选端子,所述片选端子与测试设备连接,该两个数字可编程电容的第一数据写入端子分别与测试设备的第一脉冲信号输出端连接,该两个数字可编程电容的第二数据写入端子分别与测试设备的第二脉冲信号输出端连接。4.根据权利要求1-3任一项所述的晶振电路,其特征在于:所述晶振的其中一端与所述射频芯片的振荡信号输入端连接,另外一端与所述射频芯片的振荡信号输出端连接。5.根据权利要求1-3任一项所述的晶振电路,其特征在于:所述晶振电路的PCB设计至少具有第一层、第二层、第三层以及第四层,所述射频芯片、晶振以及数字可编程电容设置在所述第一层,所述射频芯片、晶振以及数字可编程电容在所述第二层的正投影位置处开设有贯通孔,所述射频芯片、晶振以...

【专利技术属性】
技术研发人员:郎允森
申请(专利权)人:潍坊歌尔电子有限公司
类型:新型
国别省市:山东,37

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1