The present application relates to a method for fabricating an array substrate, a display panel and an array substrate, in which the array substrate includes: a first substrate, a first conductive layer, a first passivation layer, a second conductive layer, a second passivation layer, a first electrode layer, a liquid crystal layer, a second electrode layer and a second substrate, which are arranged at least sequentially from the bottom; a first passivation layer covers a first substrate; and a second passivation layer covers a second passivation layer. Part of the first passivation layer; the first electrode layer covers part of the first conductive layer, the first passivation layer, the second conductive layer and the second passivation layer; the first conductive layer includes multiple first routes, and the second conductive layer includes multiple second routes corresponding to the first routes, in which the first routes are connected to the corresponding second routes through the corresponding first electrode layer; The projection of each second line on the first line of the corresponding connection is located in the corresponding target area, which reduces the load of the gate driving circuit and the capacitance between the plates.
【技术实现步骤摘要】
阵列基板、显示面板及阵列基板制作方法
本专利技术涉及显示
,特别是涉及一种阵列基板、显示面板及阵列基板制作方法。
技术介绍
GOA(gateonarray,闸极驱动电路基板)在面板设计上是一项重要技术,主要优点是可以免去闸极驱动集成电路,降低产品成本,驱动器生成时钟讯号发送至闸机驱动电路,闸机驱动电路通过时钟讯号线提供时钟讯号给到各闸机驱动电路以进行行扫描。由于时钟讯号线负责提供讯号给闸机驱动电路,当然不希望讯号经过这些走线造成讯号衰减,一般PSA(PolymerSustainedAlignment,聚合高分子辅助取向)模式和VA(VerticalAlignment,垂直对准)两种模式下,时钟讯号线的讯号电阻和讯号电容均落在主动开关的其中一端或两端,如何解决闸机驱动电路负载过大问题,成为重要课题。
技术实现思路
为了解决闸极驱动电路负载过大的问题,本专利技术的目的在于,提供一种阵列基板、显示面板及阵列基板制作方法。一方面,本专利技术实施例提供了一种阵列基板,包括:第一基板;形成于第一基板上的第一导电层;形成于第一导电层上的第一钝化层,且第一钝化层覆盖部分第一基板 ...
【技术保护点】
1.一种阵列基板,其特征在于,包括:第一基板;形成于所述第一基板上的第一导电层;形成于所述第一导电层上的第一钝化层,且所述第一钝化层覆盖部分所述第一基板;形成于所述第一钝化层上的第二导电层;形成于所述第二导电层上的第二钝化层,且所述第二钝化层覆盖部分所述第一钝化层;形成与所述第二钝化层上的第一电极层,所述第一电极层覆盖部分所述第一导电层、所述第一钝化层、所述第二导电层和所述第二钝化层;形成于所述第一电极层上的液晶层;形成于所述液晶层上的第二电极层;形成于所述第二电极层上的第二基板;所述第一导电层包括多条第一走线,所述第二导电层包括多条与各所述第一走线对应的第二走线,其中,各 ...
【技术特征摘要】
1.一种阵列基板,其特征在于,包括:第一基板;形成于所述第一基板上的第一导电层;形成于所述第一导电层上的第一钝化层,且所述第一钝化层覆盖部分所述第一基板;形成于所述第一钝化层上的第二导电层;形成于所述第二导电层上的第二钝化层,且所述第二钝化层覆盖部分所述第一钝化层;形成与所述第二钝化层上的第一电极层,所述第一电极层覆盖部分所述第一导电层、所述第一钝化层、所述第二导电层和所述第二钝化层;形成于所述第一电极层上的液晶层;形成于所述液晶层上的第二电极层;形成于所述第二电极层上的第二基板;所述第一导电层包括多条第一走线,所述第二导电层包括多条与各所述第一走线对应的第二走线,其中,各所述第一走线通过对应的第一电极层的走线连接对应的第二走线;各所述第一走线上设置有目标区域,各所述第二走线在对应连接的所述第一走线上的投影位于对应的所述目标区域里面,所述目标区域是用于降低第一走线与第二电极层之间电容的区域。2.根据权利要求1所述的阵列基板,其特征在于,所述第一钝化层在所述目标区域覆盖部分所述第一基板。3.根据权利要求1所述的阵列基板,其特征在于,所述目标区域填充有非导电材料。4.根据权利要求1-3中任一项所述的阵列基板,其特征在于,所述第一导电层上形成有第一类导电桥接洞,所述第一电极层覆盖于所述第一导电层上。5.根据权利要求4所述的阵列基板,其特征在于,所述第二导电层上也形成有第...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。