【技术实现步骤摘要】
多路相位发生器
本专利技术涉及相位发生器领域,具体地,涉及多路相位发生器,尤其是多路相位发生器的硬件结构。
技术介绍
相位发生器通用做法是采用D/A生成模拟正弦波,再使用数学模型合成相位信号。本专利技术使用等效数字方波模型作为相控信号,再借由与之配套的串联谐振功率放大电路将方波等效转换成正弦波,达到相同的效果。本专利技术设计思路简单、易于实现、成本低廉,具有多方面优势。申请号为201010165944.6、公开号为CN101862511A的中国专利技术专利文献公开了一种高精度有源晶振作为电路的系统时钟,其晶振频率根据超声换能器的谐振频率及相控精度要求确定。本专利技术采用通用晶振,采用PLL电路调节倍频,成本较订制产品大幅降低。
技术实现思路
针对现有技术中的缺陷,本专利技术的目的是提供一种多路相位发生器。根据本专利技术提供的一种多路相位发生器,包括:通信接口、PLL电路、译码器、计数器、波形发生器、输出驱动电路;通信接口的输出端连接译码器的输入端;译码器的输出端分别连接计数器的使能端、多个波形发生器的第一输入端;所述多个波形发生器的输出端各自连接对应的输出驱动电路;P ...
【技术保护点】
1.一种多路相位发生器,其特征在于,包括:通信接口、PLL电路、译码器、计数器、波形发生器、输出驱动电路;通信接口的输出端连接译码器的输入端;译码器的输出端分别连接计数器的使能端、多个波形发生器的第一输入端;所述多个波形发生器的输出端各自连接对应的输出驱动电路;PLL电路的输出端连接计数器的时钟信号端;计数器的输出端分别连接多个波形发生器的第二输入端。
【技术特征摘要】
1.一种多路相位发生器,其特征在于,包括:通信接口、PLL电路、译码器、计数器、波形发生器、输出驱动电路;通信接口的输出端连接译码器的输入端;译码器的输出端分别连接计数器的使能端、多个波形发生器的第一输入端;所述多个波形发生器的输出端各自连接对应的输出驱动电路;PLL电路的输出端连接计数器的时钟信号端;计数器的输出端分别连接多个波形发生器的第二输入端。2.根据权利要求1所述的多路相位发生器,其特征在于,PLL电路、译码器、计数器、波形发生器采用FPGA电路实现。3.根据权利要求1所述的多路相位发生器,其特征在于,通信接口通过并口和串口方式与主机通讯并与译码器的输入端相连;PLL电路产生m倍于输出驱动电路的输出信号频率的高频时钟信息并发送给计数器;计数器向波形发生器发送基准信号,使用高频...
【专利技术属性】
技术研发人员:葛辛,董军挥,冯海友,王二雄,朱威桢,
申请(专利权)人:中惠医疗科技上海有限公司,
类型:发明
国别省市:上海,31
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。