LDMOS晶体管及其形成方法技术

技术编号:20244892 阅读:34 留言:0更新日期:2019-01-30 00:02
一种LDMOS晶体管的形成方法,包括:提供半导体衬底,所述半导体衬底内形成有隔离结构;在所述半导体衬底中形成漂移区,所述漂移区包围所述隔离结构,所述漂移区掺杂有第一类型的离子;在所述漂移区及所述半导体衬底上方形成栅极结构,所述栅极结构覆盖部分所述漂移区、隔离结构;向所述漂移区表面进行离子注入,所述离子注入包含注入中和离子,所述中和离子的掺杂类型与所述第一类型的离子掺杂类型相反;在栅极结构的两侧分别形成漏区及源区。

【技术实现步骤摘要】
LDMOS晶体管及其形成方法
本专利技术涉及半导体领域,特别涉及一种LDMOS晶体管及其形成方法。
技术介绍
横向双扩散金属氧化物半导体晶体管(LaterallyDouble-DiffusedMetal-OxideSemiconductor,LDMOS)由于具备高击穿电压、与互补金属氧化物半导体(CMOS)工艺兼容等特性,被广泛应用于功率集成电路中。与传统MOS晶体管相比,传统MOS器件中的源极与和漏极相对于栅极结构对称;而LDMOS器件中的漏极比源极更远离栅极结构,在漏极与栅极结构之间具有较长的轻掺杂区域,被称为漂移区。LDMOS器件在漏极加载高压时,通过所述漂移区来承受较高的电压降,获得高击穿电压(BreakdownVoltage,BV)的目的。驱动电流(Ion)和击穿电压是衡量LDMOS器件电学性能的两个重要参数。其中,驱动电流指的是在器件工作时,从漏极到源极的电流;击穿电压指的是器件被击穿前,其指定端的最高瞬间的极限电压值。较大的击穿电压和较大的驱动电流使得LDMOS器件具有较好的开关特性以及较强的驱动能力。但是,现有技术LDMOS器件的电学性能有待提高。
技术实现思路
为解决上述问题,本专利技术提供一种LDMOS晶体管的形成方法,包括:提供半导体衬底,所述半导体衬底内形成有隔离结构;在所述半导体衬底中形成漂移区,所述漂移区包围所述隔离结构,所述漂移区掺杂有第一类型的离子;在所述漂移区及所述半导体衬底上方形成栅极结构,所述栅极结构覆盖部分所述漂移区、隔离结构;向所述漂移区表面进行离子注入,所述离子注入包含注入中和离子,所述中和离子的掺杂类型与所述第一类型的离子掺杂类型相反;在栅极结构的两侧分别形成漏区及源区。可选的,向所述漂移区表面进行离子注入中,注入的离子还包含缺陷吸收离子,所述缺陷吸收离子能吸收所述漂移区的缺陷。可选的,所述缺陷吸收离子包含N离子、C离子、Ge离子中的一种或多种。可选的,所述中和离子包含BF2离子。可选的,向所述漂移区表面进行离子注入时,以所述栅极结构作为遮挡层。可选的,所述离子注入的方向与半导体衬底的法线夹角为20-45度。可选的,所述离子注入的能量为8KeV-50KeV。可选的,所述离子注入剂量为1E12atom/cm2-5E13atom/cm2。可选的,所述LDMOS是N型LDMOS晶体管,所述漂移区掺杂的离子类型是N型,所述中和离子的类型是P型,所述源区和所述漏区是N型。本专利技术还包含一种LDMOS晶体管,包括:半导体衬底,位于半导体衬底内的隔离结构;位于所述半导体衬底中的漂移区,所述漂移区包围所述隔离结构,所述漂移区掺杂有第一类型的离子;所述漂移区及所述半导体衬底上方设置有栅极结构,所述栅极结构覆盖部分所述漂移区、隔离结构;所述漂移区表面注入有中和离子,所述中和离子的掺杂类型与所述第一类型的离子掺杂类型相反;栅极结构的两侧分别设置有漏区及源区。可选的,所述漂移区表面还注入有缺陷吸收离子,所述缺陷吸收离子能吸收所述漂移区的缺陷。可选的,所述中和离子包含BF2离子。可选的,所述缺陷吸收离子包含N离子、C离子、Ge离子中的一种或多种。与现有技术相比,本专利技术实施例的技术方案具有以下有益效果:通过掺杂中和离子,中和掉部分漂移区表面的第一类型的离子,使得漂移区与阱区的边界收缩,从而增加沟道宽度,既不需要额外增加掩模板,同时减小了漏电流。进一步的,注入的离子还可以包含缺陷吸收离子,所述缺陷吸收离子能够吸收漂移区的缺陷,从而抑制漂移区的扩散,增加沟道宽度。进一步的,中和离子可以是BF2离子,BF2离子中的B扩散速度较快,F扩散速度较慢,因此BF2离子可以提供合适的扩散速度。进一步的,向所述漂移区表面进行离子注入时,以所述栅极结构作为遮挡层,工艺简便,不用额外掩模板。附图说明图1-图8是本专利技术实施例LDMOS晶体管形成过程的剖面结构示意图;图9是本专利技术实施例实验结果数据图。具体实施方式下面将结合示意图对本专利技术的晶圆测试结构进行更详细的描述,其中表示了本专利技术的优选实施例,应该理解本领域技术人员可以修改在此描述的本专利技术,而仍然实现本专利技术的有利效果。因此,下列描述应当被理解为对于本领域技术人员的广泛知道,而并不作为对本专利技术的限制。如背景所言,现有的横向双扩散场效应管(LDMOS晶体管)的性能仍有待提高。研究发现,现有技术LDMOS晶体管工作电流受制于源区和漏区之间的导通电阻难以在继续增加,虽然可以通过减小源区和漏区之间沟道的宽度(或尺寸)或者增加源区和漏区的掺杂剂量以提高工作电流值,但是相应的使得LDMOS晶体管击穿电压会降低以及引起短沟道效应,漏电流也会增加。此外,增加沟道宽度需要额外的掩模板,增加了生产制造成本。为此,本专利技术提供了一种LDMOS晶体管及其形成方法,其中,LDMOS晶体管的形成方法,包括:提供半导体衬底,所述半导体衬底内形成有隔离结构;在所述半导体衬底中形成漂移区,所述漂移区包围所述隔离结构,所述漂移区掺杂有第一类型的离子;在所述漂移区及所述半导体衬底上方形成栅极结构,所述栅极结构覆盖部分所述漂移区、隔离结构;向所述漂移区表面进行离子注入,所述离子注入包含注入中和离子,所述中和离子的掺杂类型与所述第一类型的离子掺杂类型相反;在栅极结构的两侧分别形成漏区及源区。本专利技术通过掺杂中和离子,中和掉部分漂移区表面的第一类型的离子,使得漂移区与阱区的边界收缩,从而增加沟道宽度,既不需要额外增加掩模板,同时减小了漏电流。请参考图1-图2,在半导体衬底上形成隔离结构201。具体步骤为:提供半导体衬底,在所述半导体衬底上形成掩模层,所述掩模层中具有暴露出半导体衬底表面的开口;沿开口刻蚀所述半导体衬底,在半导体衬底中形成凹槽213;形成覆盖所述掩模层并填充满凹槽213的隔离材料层;平坦化所述隔离材料层,直至暴露出半导体衬底表面,在所述凹槽中形成隔离结构201。形成隔离结构201后,去除掩模板。所述半导体衬底的材料可以为硅(Si)、锗(Ge)、或硅锗(GeSi)、碳化硅(SiC);也可以是绝缘体上硅(SOI),绝缘体上锗(GOI);或者还可以为其它的材料,例如砷化镓等Ⅲ-Ⅴ族化合物。本实施中,所述半导体衬底的材料为硅。所述掩模层可以包含硬掩模层212和缓冲层211。由于所述硬掩模层212的应力较大,在所述衬底上形成所述硬掩模层212时,容易在所述衬底表面造成位错;所述缓冲层211用于为形成所述硬掩模层212时提供缓冲作用,避免直接在所述衬底上形成所述硬掩模层212时产生位错的问题;此外,所述缓冲层211还可以作为后续去除所述硬掩模层212步骤中的停止层。本实施例中,所述缓冲层211的材料为氧化硅,可以为采用热氧化工艺形成所述缓冲层211。所述浅沟槽隔离结构201用于增长LDMOS晶体管导通的路径,以增大LDMOS晶体管的击穿电压。所述浅沟槽隔离结构201可以为单层或多层(≥2层)堆叠结构。在一实施例中,所述多层堆叠结构为双层堆叠结构,包括位于凹槽的侧壁和底部表面的衬垫层和位于衬底垫层上填充满凹槽的填充层,所述衬垫层的材料可以为氧化硅,所述填充层的材料可以为氮化硅。参考图3-图4,在所述半导体衬底200中形成漂移区203,所述漂移区203包围所述隔离结构201,所述漂移区203掺杂有第一类型的本文档来自技高网...

【技术保护点】
1.一种LDMOS晶体管的形成方法,其特征在于,包括:提供半导体衬底,所述半导体衬底内形成有隔离结构;在所述半导体衬底中形成漂移区,所述漂移区包围所述隔离结构,所述漂移区掺杂有第一类型的离子;在所述漂移区及所述半导体衬底上方形成栅极结构,所述栅极结构覆盖部分所述漂移区、隔离结构;向所述漂移区表面进行离子注入,所述离子注入包含注入中和离子,所述中和离子的掺杂类型与所述第一类型的离子掺杂类型相反;在栅极结构的两侧分别形成漏区及源区。

【技术特征摘要】
1.一种LDMOS晶体管的形成方法,其特征在于,包括:提供半导体衬底,所述半导体衬底内形成有隔离结构;在所述半导体衬底中形成漂移区,所述漂移区包围所述隔离结构,所述漂移区掺杂有第一类型的离子;在所述漂移区及所述半导体衬底上方形成栅极结构,所述栅极结构覆盖部分所述漂移区、隔离结构;向所述漂移区表面进行离子注入,所述离子注入包含注入中和离子,所述中和离子的掺杂类型与所述第一类型的离子掺杂类型相反;在栅极结构的两侧分别形成漏区及源区。2.如权利要求1所述的LDMOS晶体管的形成方法,其特征在于,向所述漂移区表面进行离子注入中,注入的离子还包含缺陷吸收离子,所述缺陷吸收离子能吸收所述漂移区的缺陷。3.如权利要求2所述的LDMOS晶体管的形成方法,其特征在于,所述缺陷吸收离子包含N离子、C离子、Ge离子中的一种或多种。4.如权利要求1所述的LDMOS晶体管的形成方法,其特征在于,所述中和离子包含BF2离子。5.如权利要求1所述的LDMOS晶体管的形成方法,其特征在于,向所述漂移区表面进行离子注入时,以所述栅极结构作为遮挡层。6.如权利要求1或5所述的LDMOS晶体管的形成方法,其特征在于,所述离子注入的方向与半导体衬底的法线夹角为20-45度。7.如权利要求1所述的LDMOS晶体管的形成...

【专利技术属性】
技术研发人员:赵猛
申请(专利权)人:中芯国际集成电路制造天津有限公司中芯国际集成电路制造上海有限公司
类型:发明
国别省市:天津,12

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1