移位寄存器单元及其驱动方法、栅极驱动电路及显示装置制造方法及图纸

技术编号:19024813 阅读:29 留言:0更新日期:2018-09-26 19:25
本发明专利技术公开了一种移位寄存器单元及其驱动方法、栅极驱动电路及显示装置,属于显示技术领域。该移位寄存器单元包括:输入模块、输出模块、下拉控制模块和下拉模块。其中,下拉控制模块与第一电源信号端连接,并可以在该第一电源信号端的控制下,向下拉节点输出第一电源信号。由于该第一电源信号的电位始终为第一电位,因此可以使得该下拉节点的电位保持稳定,进而保证下拉模块可以在下拉节点的控制下,持续对上拉节点和输出端进行降噪,改善了下拉模块的降噪性能。

【技术实现步骤摘要】
移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
本专利技术涉及显示
,特别涉及一种移位寄存器单元及其驱动方法、栅极驱动电路及显示装置。
技术介绍
显示装置在显示图像时,需要利用移位寄存器(即栅极驱动电路)对像素单元进行扫描,移位寄存器包括多个级联的移位寄存器单元,每个移位寄存器单元对应一行像素单元,由该多个级联的移位寄存器单元实现对显示装置中各行像素单元的逐行扫描驱动,以显示图像。相关技术中有一种移位寄存器单元,该移位寄存器单元主要包括输入模块、输出模块和降噪模块。其中,输入模块用于将上一行移位寄存器单元输出端的电位输入至上拉节点,以将该上拉节点的电位拉高,输出模块用于在上拉节点的控制下,向输出端输出驱动信号,降噪模块用于在时钟信号的控制下,将上拉节点和输出端的电位拉低,从而实现对该上拉节点和输出端的降噪。但是,由于降噪模块是由时钟信号控制的,当该时钟信号处于低电平时,该降噪模块中的晶体管无法有效开启,使得该移位寄存器单元中的上拉节点和输出端存在噪声。
技术实现思路
为了解决相关技术中移位寄存器单元的上拉节点和输出端存在噪声的问题,本专利技术提供了一种移位寄存器单元及其驱动方法本文档来自技高网...

【技术保护点】
1.一种移位寄存器单元,其特征在于,所述移位寄存器单元包括:输入模块、输出模块、下拉控制模块和下拉模块;所述输入模块分别与输入信号端、复位信号端、第一控制信号端、第二控制信号端和上拉节点连接,用于在来自所述输入信号端的输入信号、来自所述复位信号端的复位信号、来自所述第一控制信号端的第一控制信号以及来自所述第二控制信号端的第二控制信号的控制下,控制所述上拉节点的电位;所述输出模块分别与第一时钟信号端、所述上拉节点和输出端连接,用于在所述上拉节点的控制下,向所述输出端输出来自所述第一时钟信号端的第一时钟信号;所述下拉控制模块分别与第一电源信号端、第二电源信号端、所述上拉节点和下拉节点连接,用于在来...

【技术特征摘要】
1.一种移位寄存器单元,其特征在于,所述移位寄存器单元包括:输入模块、输出模块、下拉控制模块和下拉模块;所述输入模块分别与输入信号端、复位信号端、第一控制信号端、第二控制信号端和上拉节点连接,用于在来自所述输入信号端的输入信号、来自所述复位信号端的复位信号、来自所述第一控制信号端的第一控制信号以及来自所述第二控制信号端的第二控制信号的控制下,控制所述上拉节点的电位;所述输出模块分别与第一时钟信号端、所述上拉节点和输出端连接,用于在所述上拉节点的控制下,向所述输出端输出来自所述第一时钟信号端的第一时钟信号;所述下拉控制模块分别与第一电源信号端、第二电源信号端、所述上拉节点和下拉节点连接,用于在来自所述第一电源信号端的第一电源信号的控制下,向所述下拉节点输出所述第一电源信号,以及在所述上拉节点的控制下,向所述下拉节点输出来自所述第二电源信号端的第二电源信号,其中所述第一电源信号为第一电位,所述第二电源信号为第二电位;所述下拉模块分别与所述下拉节点、所述第二电源信号端、所述上拉节点和所述输出端连接,用于在所述下拉节点的控制下,分别向所述上拉节点和所述输出端输出所述第二电源信号。2.根据权利要求1所述的移位寄存器单元,其特征在于,所述移位寄存器单元,还包括:预复位模块;所述预复位模块分别与预复位信号端、所述第二电源信号端、所述上拉节点和所述下拉节点连接,用于在来自所述预复位信号端的预复位信号的控制下,向所述上拉节点输出所述第二电源信号,并向所述下拉节点输出所述预复位信号,其中,所述预复位信号端与上一级移位寄存器单元的输入信号端连接。3.根据权利要求1所述的移位寄存器单元,其特征在于,所述下拉控制模块,包括:第一晶体管、第二晶体管和第三晶体管;所述第一晶体管的栅极和第一极与所述第一电源信号端连接,第二极与所述第二晶体管的第一极连接;所述第二晶体管的栅极与所述第一电源信号端连接,第二极与所述下拉节点连接;所述第三晶体管的栅极与所述上拉节点连接,第一极与所述第二电源信号端连接,第二极与所述下拉节点连接。4.根据权利要求3所述的移位寄存器单元,其特征在于,所述下拉控制模块还与第二时钟信号端和所述输出端连接,所述下拉控制模块,还包括:第四晶体管、第五晶体管、第六晶体管和第一电容器;所述第四晶体管的栅极和第一极与所述第二时钟信号端连接,第二极与所述下拉节点连接;所述第五晶体管的栅极与所述输出端连接,第一极与所述第二电源信号端连接,第二极与所述下拉节点连接;所述第六晶体管的栅极与所述上拉节点连接,第一极与所述第二电源信号端连接,第二极与所述下拉节点连接;所述第一电容器的一端与所述第二电源信号端连接,另一端与所述下拉节点连接。5.根据权利要求2所述的移位寄存器单元,其特征在于,所述预复位模块,包括:第七晶体管和第八晶体管;所述第七晶体管的栅极与所述预复位信号端连接,第一极与所述第二电源信号端连接,第二极与所述上拉节点连接;所述第八晶体管的栅极和第一极与所述预复位信号端连接,第二极与所述下拉节点连接。6.根据权利要求1所述的移位寄存器单元,其特征在于,所述输入模块,包括:第九晶体管和第十晶体管;所述第九晶体管的栅极与所述输入信号端连接,第一极与所述第一控制信号端连接,第二极与所述上拉节点连接;所述第十晶体管的栅极与所述复位信号端连接,第一极与所述第二控制信号端连接,第二极与所述上拉节点连接。7.根据权利要求6所述的移位寄存器单元,其特征在于,所述输入...

【专利技术属性】
技术研发人员:黄飞孙建王珍秦文文詹小舟
申请(专利权)人:京东方科技集团股份有限公司鄂尔多斯市源盛光电有限责任公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1