一种集成电路物理版图生成方法及装置制造方法及图纸

技术编号:18668433 阅读:22 留言:0更新日期:2018-08-14 20:40
本发明专利技术实施例公开了一种集成电路物理版图生成方法,包括:将集成电路系统电路原理图按照功能划分为多个单元,利用物理版图单元库生成每一个单元对应的物理版图单元;对各个物理版图单元进行分类,对不同类型的物理版图单元采用不同的约束条件进行布局和布线;根据物理版图单元的重要性以及电路连接对电路性能影响的程度调整所述物理版图单元和电路连接的寄生参数的提取精度并进行物理版图仿真验证;根据物理版图仿真验证结果进行所述物理版图的错误定位。本文的技术方案能够提高模拟集成电路物理版图设计的自动化程度和设计效率。

Method and device for generating physical layout of integrated circuit

The embodiment of the invention discloses an integrated circuit physical layout generation method, which comprises: dividing the circuit schematic diagram of an integrated circuit system into several units according to its functions, generating the corresponding physical layout units of each unit by using the physical layout unit library, classifying each physical layout unit, and classifying different types of physics. Layout units are laid out and wired under different constraints; the extraction accuracy of parasitic parameters of physical layout units and circuit connections is adjusted according to the importance of physical layout units and the degree of influence of circuit connections on circuit performance, and the physical layout simulation verification is carried out; according to the results of physical layout simulation verification The wrong location of the physical layout is performed. The technical scheme in this paper can improve the automation degree and design efficiency of analog integrated circuit physical layout design.

【技术实现步骤摘要】
一种集成电路物理版图生成方法及装置
本专利技术涉及电子设计自动化
,尤其涉及的是一种集成电路物理版图生成方法及装置。
技术介绍
集成电路的物理版图设计是整个集成电路设计流程的重要一环,它左右着整个集成电路产品的设计成本,物理版图设计效率的提高可以缩短集成电路产品的上市时间,降低设计成本和市场风险,而提高物理版图设计效率的重要手段是物理版图设计自动化。因此,为了降低集成电路的设计成本和市场风险,集成电路物理版图设计自动化一直是业界所追寻的目标。数字集成电路的基本门电路结构比较简单而且比较规则,版图寄生效应对电路性能的影响相对比较小,其物理版图设计也比较简单和规则,因此比较容易实现物理版图设计自动化。与数字集成电路相比,模拟集成电路结构千变万化,其物理版图寄生效应对电路的性能影响很大,物理版图设计需要考虑器件匹配、功能块匹配、器件对称、功能块对称、连接匹配、连接对称等众多的要求方能确保电路的性能满足设计要求,因此模拟集成电路物理版图设计自动化非常困难,至今模拟集成电路的物理版图设计自动化技术尚处于探索阶段。集成电路设计正在向芯片电路系统方向发展,纯数字集成电路系统设计越来越少,目前的集成电路产品设计有60%以上涉及到模拟电路,而且模拟电路的物理版图设计效率低下严重制约了整个集成电路产品的上市时间。目前模拟集成电路的物理版图设计主要是手工设计,需要耗费大量的时间,设计质量严重依赖于物理版图设计人员的经验,而且容易出错,严重制约了集成电路的设计效率的提高。
技术实现思路
本专利技术实施例所要解决的技术问题是提供一种集成电路物理版图生成方法及装置,能够提高模拟集成电路物理版图设计的自动化程度和设计效率。本专利技术实施例提供一种集成电路物理版图生成方法,包括:将集成电路系统电路原理图按照功能划分为多个单元,利用物理版图单元库生成每一个单元对应的物理版图单元;对各个物理版图单元进行分类,对不同类型的物理版图单元采用不同的约束条件进行布局和布线;根据物理版图单元的重要性以及电路连接对电路性能影响的程度调整所述物理版图单元和电路连接的寄生参数的提取精度并进行物理版图仿真验证;根据物理版图仿真验证结果进行所述物理版图的错误定位。本专利技术实施例提供一种集成电路物理版图生成装置,包括:物理版图单元生成模块,用于将集成电路系统电路原理图按照功能划分为多个单元,利用物理版图单元库生成每一个单元对应的物理版图单元;布局和布线模块,用于对各个物理版图单元进行分类,对不同类型的物理版图单元采用不同的约束条件进行布局和布线;仿真验证模块,用于根据物理版图单元的重要性以及电路连接对电路性能影响的程度调整所述物理版图单元和电路连接的寄生参数的提取精度并进行物理版图仿真验证;错误定位模块,用于根据物理版图仿真验证结果进行所述物理版图的错误定位。与相关技术相比,本专利技术实施例提供的一种集成电路物理版图生成方法及装置,将集成电路系统电路原理图按照功能划分为多个单元,利用物理版图单元库生成每一个单元对应的物理版图单元;对各个物理版图单元进行分类,对不同类型的物理版图单元采用不同的约束条件进行布局和布线;根据物理版图单元的重要性以及电路连接对电路性能影响的程度调整所述物理版图单元和电路连接的寄生参数的提取精度并进行物理版图仿真验证;根据物理版图仿真验证结果进行所述物理版图的错误定位。本专利技术实施例的技术方案能够提高模拟集成电路物理版图设计的自动化程度和设计效率。附图说明图1为本专利技术实施例1的一种集成电路物理版图生成方法流程图;图2为本专利技术实施例1中一种物理版图单元库示意图;图3为本专利技术实施例1中一种信号电路单元物理版图布局示意图;图4为本专利技术实施例2的一种集成电路物理版图生成装置示意图。具体实施方式为使本专利技术的目的、技术方案和优点更加清楚明白,下文中将结合附图对本专利技术的实施例进行详细说明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互任意组合。实施例1如图1所示,本专利技术实施例提供了一种集成电路物理版图生成方法,包括:步骤S110,将集成电路系统电路原理图按照功能划分为多个单元,利用物理版图单元库生成每一个单元对应的物理版图单元;步骤S120,对各个物理版图单元进行分类,对不同类型的物理版图单元采用不同的约束条件进行布局和布线;步骤S130,根据物理版图单元的重要性以及电路连接对电路性能影响的程度调整所述物理版图单元和电路连接的寄生参数的提取精度并进行物理版图仿真验证;步骤S140,根据物理版图仿真验证结果进行所述物理版图的错误定位;在一种实施方式中,所述集成电路系统包括模拟集成电路;在一种实施方式中,如图2所示,所述利用物理版图单元库生成每一个单元对应的物理版图单元,包括:对任意一个单元,通过物理版图单元库接口向物理版图单元库提交所述单元的属性参数,所述物理版图单元库根据所述单元的属性参数为所述单元生成匹配的物理版图单元;在一种实施方式中,所述单元的属性参数包括以下参数的至少一种:单元名称,电路参数,工艺参数;其中,单元名称比如:基准电压源,运算放大器,比较器等;其中,电路参数比如:电压值、电流值、功率值等;其中,工艺参数比如:MOS管的宽长比等;其中,物理版图单元库用于实现物理版图的设计复用;设计人员可以直接从物理版图单元库中调用已有的物理版图单元,从而节省物理版图的设计时间;或者通过物理版图单元库接口定制满足自定义要求的新的物理版图单元;在一种实施方式中,所述物理版图单元包括拉链单元,所述拉链单元用于两个物理版图单元之间的连接;其中,所述拉链单元包括多条物理连接线;所述拉链单元的参数可以包括:物理连接线的数量、信号的出入方向等;比如,根据两个物理版图单元的间距(如2um,5um,10um等)使用对应的拉链单元;还可以根据两个物理版图单元的信号方向(如左进右出,左进左出,上进下出,上进上出等)使用对应的拉链单元;还可以根据两个物理版图单元引出信号的金属层(如M1,M2,M3等)使用对应的拉链单元;在一种实施方式中,所述对各个物理版图单元进行分类,包括:将各个物理版图单元分为信号电路单元和偏置电路单元;根据信号电路单元的重要性区分关键信号电路单元和非关键信号电路单元;其中,信号电路单元比如:运算放大器、比较器等;其中,偏置单路单元比如:1v电压偏置、20uA电流偏置等;在一种实施方式中,所述对不同类型的物理版图单元采用不同的约束条件进行布局,包括:优先对关键信号电路单元进行布局;其中,在完成对关键信号电路单元的布局后,再对非关键信号电路单元和偏置电路单元进行布局;在一种实施方式中,如图3所示,所述对不同类型的物理版图单元采用不同的约束条件进行布局,包括:在对关键信号电路单元进行布局时,按照信号的流动方向将关键信号路径分为横向分支和纵向分支,将横向分支上的关键信号电路单元横向排放,将纵向分支上的关键信号电路单元纵向排放,根据关键信号路径之间的匹配要求进行关键信号电路单元的轴对称布局和/或复制和/或移动;在一种实施方式中,所述对不同类型的物理版图单元采用不同的约束条件进行布局,包括:在对偏置电路单元进行布局时,按照填空补缺的形式利用信号电路单元布局留下的剩余空间排放各个偏置电路单元,实现对面积的优化;在一种实施方式中,所述对不同类本文档来自技高网...

【技术保护点】
1.一种集成电路物理版图生成方法,包括:将集成电路系统电路原理图按照功能划分为多个单元,利用物理版图单元库生成每一个单元对应的物理版图单元;对各个物理版图单元进行分类,对不同类型的物理版图单元采用不同的约束条件进行布局和布线;根据物理版图单元的重要性以及电路连接对电路性能影响的程度调整所述物理版图单元和电路连接的寄生参数的提取精度并进行物理版图仿真验证;根据物理版图仿真验证结果进行所述物理版图的错误定位。

【技术特征摘要】
1.一种集成电路物理版图生成方法,包括:将集成电路系统电路原理图按照功能划分为多个单元,利用物理版图单元库生成每一个单元对应的物理版图单元;对各个物理版图单元进行分类,对不同类型的物理版图单元采用不同的约束条件进行布局和布线;根据物理版图单元的重要性以及电路连接对电路性能影响的程度调整所述物理版图单元和电路连接的寄生参数的提取精度并进行物理版图仿真验证;根据物理版图仿真验证结果进行所述物理版图的错误定位。2.如权利要求1所述的方法,其特征在于:所述利用物理版图单元库生成每一个单元对应的物理版图单元,包括:对任意一个单元,通过物理版图单元库接口向物理版图单元库提交所述单元的属性参数,所述物理版图单元库根据所述单元的属性参数为所述单元生成匹配的物理版图单元;在一种实施方式中,所述单元的属性参数包括以下参数的至少一种:单元名称,电路参数,工艺参数。3.如权利要求1所述的方法,其特征在于:所述对各个物理版图单元进行分类,包括:将各个物理版图单元分为信号电路单元和偏置电路单元;根据信号电路单元的重要性区分关键信号电路单元和非关键信号电路单元。4.如权利要求3所述的方法,其特征在于:所述对不同类型的物理版图单元采用不同的约束条件进行布局,包括:优先对关键信号电路单元进行布局。5.如权利要求4所述的方法,其特征在于:所述对不同类型的物理版图单元采用不同的约束条件进行布局,包括以下至少一种:在对关键信号电路单元进行布局时,按照信号的流动方向将关键信号路径分为横向分支和纵向分支,将横向分支上的关键信号电路单元横向排放,将纵向分支上的关键信号电路单元纵向排放,根据关键信号路径之间的匹配要求进行关键信号电路单元的轴对称布局和/或复制和/或移动;在对偏置电路单元进行布局时,按照填空补缺的形式利用信号电路单元布局留下的剩余空间排放各个偏置电路单元,实现对面积的优化。6.如权利要求3所述的方法,其特征在于:所述对不同类型的物理版图单元采用不同的约束条件进行布局,还包括:在两个具有连接关系的关键信号...

【专利技术属性】
技术研发人员:高展
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1