The embodiment of the invention discloses an integrated circuit physical layout generation method, which comprises: dividing the circuit schematic diagram of an integrated circuit system into several units according to its functions, generating the corresponding physical layout units of each unit by using the physical layout unit library, classifying each physical layout unit, and classifying different types of physics. Layout units are laid out and wired under different constraints; the extraction accuracy of parasitic parameters of physical layout units and circuit connections is adjusted according to the importance of physical layout units and the degree of influence of circuit connections on circuit performance, and the physical layout simulation verification is carried out; according to the results of physical layout simulation verification The wrong location of the physical layout is performed. The technical scheme in this paper can improve the automation degree and design efficiency of analog integrated circuit physical layout design.
【技术实现步骤摘要】
一种集成电路物理版图生成方法及装置
本专利技术涉及电子设计自动化
,尤其涉及的是一种集成电路物理版图生成方法及装置。
技术介绍
集成电路的物理版图设计是整个集成电路设计流程的重要一环,它左右着整个集成电路产品的设计成本,物理版图设计效率的提高可以缩短集成电路产品的上市时间,降低设计成本和市场风险,而提高物理版图设计效率的重要手段是物理版图设计自动化。因此,为了降低集成电路的设计成本和市场风险,集成电路物理版图设计自动化一直是业界所追寻的目标。数字集成电路的基本门电路结构比较简单而且比较规则,版图寄生效应对电路性能的影响相对比较小,其物理版图设计也比较简单和规则,因此比较容易实现物理版图设计自动化。与数字集成电路相比,模拟集成电路结构千变万化,其物理版图寄生效应对电路的性能影响很大,物理版图设计需要考虑器件匹配、功能块匹配、器件对称、功能块对称、连接匹配、连接对称等众多的要求方能确保电路的性能满足设计要求,因此模拟集成电路物理版图设计自动化非常困难,至今模拟集成电路的物理版图设计自动化技术尚处于探索阶段。集成电路设计正在向芯片电路系统方向发展,纯数字集成电路系统设计越来越少,目前的集成电路产品设计有60%以上涉及到模拟电路,而且模拟电路的物理版图设计效率低下严重制约了整个集成电路产品的上市时间。目前模拟集成电路的物理版图设计主要是手工设计,需要耗费大量的时间,设计质量严重依赖于物理版图设计人员的经验,而且容易出错,严重制约了集成电路的设计效率的提高。
技术实现思路
本专利技术实施例所要解决的技术问题是提供一种集成电路物理版图生成方法及装置,能够提高模拟集成 ...
【技术保护点】
1.一种集成电路物理版图生成方法,包括:将集成电路系统电路原理图按照功能划分为多个单元,利用物理版图单元库生成每一个单元对应的物理版图单元;对各个物理版图单元进行分类,对不同类型的物理版图单元采用不同的约束条件进行布局和布线;根据物理版图单元的重要性以及电路连接对电路性能影响的程度调整所述物理版图单元和电路连接的寄生参数的提取精度并进行物理版图仿真验证;根据物理版图仿真验证结果进行所述物理版图的错误定位。
【技术特征摘要】
1.一种集成电路物理版图生成方法,包括:将集成电路系统电路原理图按照功能划分为多个单元,利用物理版图单元库生成每一个单元对应的物理版图单元;对各个物理版图单元进行分类,对不同类型的物理版图单元采用不同的约束条件进行布局和布线;根据物理版图单元的重要性以及电路连接对电路性能影响的程度调整所述物理版图单元和电路连接的寄生参数的提取精度并进行物理版图仿真验证;根据物理版图仿真验证结果进行所述物理版图的错误定位。2.如权利要求1所述的方法,其特征在于:所述利用物理版图单元库生成每一个单元对应的物理版图单元,包括:对任意一个单元,通过物理版图单元库接口向物理版图单元库提交所述单元的属性参数,所述物理版图单元库根据所述单元的属性参数为所述单元生成匹配的物理版图单元;在一种实施方式中,所述单元的属性参数包括以下参数的至少一种:单元名称,电路参数,工艺参数。3.如权利要求1所述的方法,其特征在于:所述对各个物理版图单元进行分类,包括:将各个物理版图单元分为信号电路单元和偏置电路单元;根据信号电路单元的重要性区分关键信号电路单元和非关键信号电路单元。4.如权利要求3所述的方法,其特征在于:所述对不同类型的物理版图单元采用不同的约束条件进行布局,包括:优先对关键信号电路单元进行布局。5.如权利要求4所述的方法,其特征在于:所述对不同类型的物理版图单元采用不同的约束条件进行布局,包括以下至少一种:在对关键信号电路单元进行布局时,按照信号的流动方向将关键信号路径分为横向分支和纵向分支,将横向分支上的关键信号电路单元横向排放,将纵向分支上的关键信号电路单元纵向排放,根据关键信号路径之间的匹配要求进行关键信号电路单元的轴对称布局和/或复制和/或移动;在对偏置电路单元进行布局时,按照填空补缺的形式利用信号电路单元布局留下的剩余空间排放各个偏置电路单元,实现对面积的优化。6.如权利要求3所述的方法,其特征在于:所述对不同类型的物理版图单元采用不同的约束条件进行布局,还包括:在两个具有连接关系的关键信号...
【专利技术属性】
技术研发人员:高展,
申请(专利权)人:京东方科技集团股份有限公司,
类型:发明
国别省市:北京,11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。