一种GOA电路制造技术

技术编号:17915031 阅读:56 留言:0更新日期:2018-05-10 19:49
本发明专利技术提供一种GOA电路,包括m个级联的GOA单元,第n级GOA单元包括:输出控制模块、正反向扫描控制模块、节点信号控制模块、信号输出模块、第一下拉电路、第二下拉电路、上拉电路,其中,m≥n≥1;输出控制模块控制输出第n级栅极驱动信号;第一下拉电路包括第七薄膜晶体管,第七薄膜晶体管的第一端与输出控制模块连接,第二端接入低电位信号;信号输出模块包括第五薄膜晶体管,第五薄膜晶体管的第一端接入高电位信号,第二端与第七薄膜晶体管的第三端连接;节点信号控制模块控制所述第五薄膜晶体管的导通与关断;第二下拉电路控制所述第五薄膜晶体管关断。本发明专利技术可以消除液晶显示面板在异常断电时出现的残影,提高用户体验。

【技术实现步骤摘要】
一种GOA电路
本专利技术涉及显示
,尤其涉及一种GOA电路。
技术介绍
目前,液晶显示装置作为电子设备的显示部件已经广泛的应用于各种电子产品中,而GOA(GateDriverOnArray,简称GOA)电路是液晶显示装置中的一个重要组成部分。GOA电路就是利用现有薄膜晶体管液晶显示器阵列制程将栅极行扫描驱动信号电路制作在阵列基板上,实现对栅极逐行扫描的驱动方式的一项技术。基于低温多晶硅(LowTemperaturePoly-silicon,简称LTPS)技术的显示面板,根据面板内采用的薄膜晶体管(ThinFilmTransistor,简称TFT)类型,可以分为NMOS型,PMOS型,以及皆有NMOS和PMOS型的CMOS。类似的,GOA电路分为NMOS电路,PMOS电路以及CMOS电路。NMOS电路相比于CMOS电路而言,由于NMOS电路省去PP(P掺杂,即磷离子参杂)这一层光罩及工序,对于提高良率以及降低成本都大有裨益,所以开发稳定的NMOS电路具有现实的产业需求。在异常断电情况下,若GOA电路无法有效的实现AllGateON(即将GOA电路中的所有栅极驱动信号设置为有效电位,以同时对液晶显示装置进行扫描)功能,面板将出现残影。例如,以正扫为例,在图1所示的GOA电路单元中,触发异常断电时,若薄膜晶体管NT3接入的第n+1条时钟信号在此时处于高电位,那么正向扫描控制信号与第n+1条时钟信号的电位将同步下拉到低电位,同时导致薄膜晶体管NT5栅极的高电位无法释放,进而导致薄膜晶体管NT5保持开启状态,而此时薄膜晶体管NT8也处于开启状态,高电位信号VGH与低电位信号VGL叠加在一起,薄膜晶体管NT7的栅极无法下拉彻底,导致薄膜晶体管NT7将输出至像素单元薄膜晶体管的栅极驱动信号G(n)电位拉低,使得栅极驱动信号G(n)不足以打开像素单元的薄膜晶体管,像素电极的电荷无法及时释放,进而在异常断电时造成有效显示区域出现残影。
技术实现思路
为解决上述技术问题,本专利技术提供一种GOA电路,可以消除液晶显示面板在异常断电时出现的残影。本专利技术提供一种GOA电路,用于液晶显示面板中,包括m个级联的GOA单元,第n级GOA单元包括:输出控制模块、正反向扫描控制模块、节点信号控制模块、信号输出模块、第一下拉电路、第二下拉电路、上拉电路,其中,m≥n≥1;所述正反向扫描控制模块,用于根据正向扫描控制信号或反向扫描控制信号控制GOA电路进行正向扫描或反向扫描;所述输出控制模块,与所述正反向扫描控制模块连接,用于在所述GOA电路进行正向扫描或反向扫描期间,控制输出第n级栅极驱动信号;所述第一下拉电路包括第七薄膜晶体管,所述第七薄膜晶体管的第一端与所述输出控制模块连接,第二端接入低电位信号;所述信号输出模块包括第五薄膜晶体管,所述第五薄膜晶体管的第一端接入高电位信号,第二端与所述第七薄膜晶体管的第三端连接;所述节点信号控制模块,与所述第五薄膜晶体管的第三端连接,用于输出时钟信号至所述第五薄膜晶体管,以控制所述第五薄膜晶体管的导通与关断;所述第二下拉电路,与所述第五薄膜晶体管的第三端连接,用于在所述液晶显示面板断电时,拉低所述第五薄膜晶体管的第三端的电位,以控制所述第五薄膜晶体管关断;所述上拉电路包括第八薄膜晶体管,其第一端与所述第七薄膜晶体管的第三端连接,所述第八薄膜晶体管的第二端和第三端分别接入低电位信号以及接入第一全局控制信号;其中,第一端为源极和漏极中的一个,第二端为源极和漏极中的另一个,第三端为栅极。优选地,第二下拉电路包括第十四薄膜晶体管,所述第十四薄膜晶体管的第二端接入低电位信号,第一端和第三端分别与所述第五薄膜晶体管的第三端连接以及接入第一全局控制信号。优选地,所述上拉电路还包括第十三薄膜晶体管;所述第十三薄膜晶体管的第一端和第三端均与所述第八薄膜晶体管的第三端连接,所述第十三薄膜晶体管的第二端与所述第七薄膜晶体管的第一端连接。优选地,所述GOA单元还包括稳压电路;所述稳压电路包括第九薄膜晶体管,所述输出控制模块包括第六薄膜晶体管,所述正反向扫描控制模块包括第一薄膜晶体管和第二薄膜晶体管;所述第一薄膜晶体管的第一端接入正向扫描控制信号,第二端与所述第九薄膜晶体管的第一端连接;所述第九薄膜晶体管的第三端接入高电位信号,第二端与所述第六薄膜晶体管的第三端连接;所述第六薄膜晶体管的第一端接入第n条时钟信号,第二端与所述第七薄膜晶体管的第一端连接,所述第六薄膜晶体管与所述第七薄膜晶体管的连接点作为第n级栅极驱动信号的输出端;所述第二薄膜晶体管的第一端接入反向扫描控制信号,第二端与所述第一薄膜晶体管的第二端连接;其中,当n>2时,所述第一薄膜晶体管的第三端接入第n-2级栅极驱动信号,当n≤2时,所述第一薄膜晶体管的第三端接入扫描启动信号;当n≤m-2时,所述第二薄膜晶体管的第三端接入第n+2级栅极驱动信号,当n>m-2时,所述第二薄膜晶体管的第三端接入扫描启动信号;在所述液晶显示面板断电后,扫描启动信号为高电位。优选地,所述节点信号控制模块包括第三薄膜晶体管和第四薄膜晶体管;所述第三薄膜晶体管的第一端接入第n+1条时钟信号,第三端接入正向扫描控制信号,第二端与所述第五薄膜晶体管的第三端连接;所述第四薄膜晶体管的第一端接入第n-1条时钟信号,第三端接入反向扫描控制信号,第二端与所述第五薄膜晶体管的第三端连接。优选地,所述GOA单元还包括第一电容、第二电容和第十薄膜晶体管;所述第十薄膜晶体管的第三端与所述第五薄膜晶体管的第二端连接,所述第十薄膜晶体管的第一端和第二端分别与所述第九薄膜晶体管的第一端连接以及接入低电位信号;所述第一电容的两端分别与所述第九薄膜晶体管的第一端连接以及接入低电位信号;所述第二电容的两端分别与所述第七薄膜晶体管的第三端和第二端连接。优选地,所述GOA单元还包括第十二薄膜晶体管和第十一薄膜晶体管;所述第十二薄膜晶体管的第三端与所述第一薄膜晶体管的第二端以及所述第二薄膜晶体管的第二端连接,所述第十二薄膜晶体管的第二端和第一端分别接入低电位信号以及与所述第七薄膜晶体管的第三端连接;所述第十一薄膜晶体管的第三端与第二端连接且均接入复位信号,第一端与所述第七薄膜晶体管的第三端连接。优选地,所述GOA单元还包括第十五薄膜晶体管,所述第十五薄膜晶体管的第三端接入第二全局控制信号,第一端和第二端分别与所述第七薄膜晶体管的第一端和第二端连接。优选地,所述GOA单元的所有薄膜晶体管均为N沟道的薄膜晶体管。优选地,在所述液晶显示面板断电后,正向扫描控制信号、反向扫描控制信号以及所有时钟信号均为低电位,第一全局控制信号为高电位。实施本专利技术,具有如下有益效果:本专利技术通过增加一个与第五薄膜晶体管NT5的栅极连接的第二下拉电路100,在液晶显示面板断电时,即使第五薄膜晶体管NT5的栅极电位为高电位,也可以通过第二下拉电路100将第五薄膜晶体管NT5的栅极电位拉低,从而将第五薄膜晶体管NT5给关断,使得第五薄膜晶体管NT5第一端的高电位信号VGH无法输送至第七薄膜晶体管NT7,避免第七薄膜晶体管NT7的栅极端出现低电位信号VGL和高电位信号VGH叠加的情形,低电位信号VGL经过第八薄膜晶体管NT8流入第七薄膜晶体管NT7的栅本文档来自技高网
...
一种GOA电路

【技术保护点】
一种GOA电路,用于液晶显示面板中,其特征在于,包括m个级联的GOA单元,第n级GOA单元包括: 输出控制模块、正反向扫描控制模块、节点信号控制模块、信号输出模块、第一下拉电路、第二下拉电路、上拉电路,其中,m≥n≥1;所述正反向扫描控制模块,用于根据正向扫描控制信号或反向扫描控制信号控制GOA电路进行正向扫描或反向扫描;所述输出控制模块,与所述正反向扫描控制模块连接,用于在所述GOA电路进行正向扫描或反向扫描期间,控制输出第n级栅极驱动信号;所述第一下拉电路包括第七薄膜晶体管,所述第七薄膜晶体管的第一端与所述输出控制模块连接,第二端接入低电位信号;所述信号输出模块包括第五薄膜晶体管,所述第五薄膜晶体管的第一端接入高电位信号,第二端与所述第七薄膜晶体管的第三端连接;所述节点信号控制模块,与所述第五薄膜晶体管的第三端连接,用于输出时钟信号至所述第五薄膜晶体管,以控制所述第五薄膜晶体管的导通与关断;所述第二下拉电路,与所述第五薄膜晶体管的第三端连接,用于在所述液晶显示面板断电时,拉低所述第五薄膜晶体管的第三端的电位,以控制所述第五薄膜晶体管关断;所述上拉电路包括第八薄膜晶体管,其第一端与所述第七薄膜晶体管的第三端连接,所述第八薄膜晶体管的第二端和第三端分别接入低电位信号以及接入第一全局控制信号;其中,第一端为源极和漏极中的一个,第二端为源极和漏极中的另一个,第三端为栅极。...

【技术特征摘要】
1.一种GOA电路,用于液晶显示面板中,其特征在于,包括m个级联的GOA单元,第n级GOA单元包括:输出控制模块、正反向扫描控制模块、节点信号控制模块、信号输出模块、第一下拉电路、第二下拉电路、上拉电路,其中,m≥n≥1;所述正反向扫描控制模块,用于根据正向扫描控制信号或反向扫描控制信号控制GOA电路进行正向扫描或反向扫描;所述输出控制模块,与所述正反向扫描控制模块连接,用于在所述GOA电路进行正向扫描或反向扫描期间,控制输出第n级栅极驱动信号;所述第一下拉电路包括第七薄膜晶体管,所述第七薄膜晶体管的第一端与所述输出控制模块连接,第二端接入低电位信号;所述信号输出模块包括第五薄膜晶体管,所述第五薄膜晶体管的第一端接入高电位信号,第二端与所述第七薄膜晶体管的第三端连接;所述节点信号控制模块,与所述第五薄膜晶体管的第三端连接,用于输出时钟信号至所述第五薄膜晶体管,以控制所述第五薄膜晶体管的导通与关断;所述第二下拉电路,与所述第五薄膜晶体管的第三端连接,用于在所述液晶显示面板断电时,拉低所述第五薄膜晶体管的第三端的电位,以控制所述第五薄膜晶体管关断;所述上拉电路包括第八薄膜晶体管,其第一端与所述第七薄膜晶体管的第三端连接,所述第八薄膜晶体管的第二端和第三端分别接入低电位信号以及接入第一全局控制信号;其中,第一端为源极和漏极中的一个,第二端为源极和漏极中的另一个,第三端为栅极。2.根据权利要求1所述的GOA电路,其特征在于,第二下拉电路包括第十四薄膜晶体管,所述第十四薄膜晶体管的第二端接入低电位信号,第一端和第三端分别与所述第五薄膜晶体管的第三端连接以及接入第一全局控制信号。3.根据权利要求1所述的GOA电路,其特征在于,所述上拉电路还包括第十三薄膜晶体管;所述第十三薄膜晶体管的第一端和第三端均与所述第八薄膜晶体管的第三端连接,所述第十三薄膜晶体管的第二端与所述第七薄膜晶体管的第一端连接。4.根据权利要求1所述的GOA电路,其特征在于,所述GOA单元还包括稳压电路;所述稳压电路包括第九薄膜晶体管,所述输出控制模块包括第六薄膜晶体管,所述正反向扫描控制模块包括第一薄膜晶体管和第二薄膜晶体管;所述第一薄膜晶体管的第一端接入正向扫描控制信号,第二端与所述第九薄膜晶体管的第一端连接;所述第九薄膜晶体管的第三端接入高电位信号,第二端与所述第六薄膜晶体管的第三端连接;所述第六薄膜晶体管的第一端接入第n条时钟信号,第二端与所述第七薄膜晶体管的第一...

【专利技术属性】
技术研发人员:管延庆
申请(专利权)人:武汉华星光电技术有限公司
类型:发明
国别省市:湖北,42

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1