【技术实现步骤摘要】
一种GOA电路
本专利技术涉及显示
,尤其涉及一种GOA电路。
技术介绍
目前,液晶显示装置作为电子设备的显示部件已经广泛的应用于各种电子产品中,而阵列基板行驱动抚州(GateDriverOnArray,简称GOA),是利用薄膜晶体管(ThinFilmTransistor,TFT)液晶显示器阵列制程将栅极行扫描驱动信号电路制作在阵列基板上,以实现对栅极逐行扫描的驱动方式,具有降低生产成本和实现面板窄边框设计的优点,为多种显示器所使用。基于低温多晶硅(LowTemperaturePoly-silicon,简称LTPS)技术的显示面板,根据面板内采用的薄膜晶体管(TFT)类型,可以分为NMOS型,PMOS型,以及皆有NMOS和PMOS型的CMOS。类似的,GOA电路分为NMOS电路,PMOS电路以及CMOS电路。NMOS电路相比于CMOS电路而言,由于NMOS电路省去PP(P掺杂,即磷离子参杂)这一层光罩及工序,对于提高良率以及降低成本都大有裨益,所以开发稳定的NMOS电路具有现实的产业需求。当前大尺寸液晶显示面板已成为行业内发展的主要趋势,随着面板尺寸和栅极驱动行数的增加,GOA负载也相应增大,因而GOA中各TFT的尺寸和面板边框会增加,不利于实现液晶显示面板的窄边框,同时负载增大也会使GOA模块功耗增加。
技术实现思路
为解决上述技术问题,本专利技术提供一种GOA电路,可以减少GOA电路中TFT的数量,实现窄边框设计,同时降低GOA电路的功耗。相应地,本专利技术实施例提供一种GOA电路,用于液晶显示面板中,包括:级联的多级GOA电路重复单元,每一级GOA ...
【技术保护点】
一种GOA电路,用于液晶显示面板中,其特征在于,包括级联的多级GOA电路重复单元,每一级GOA电路重复单元均包括:第一上拉控制模块(101)、第一下拉维持模块(102)、第一下拉模块(106)、第一自举电容模块(103)、第一输出模块(104)、第二输出模块(105)、第二上拉控制模块(201)、第二下拉维持模块(202)、第二下拉模块(206)、第二自举电容模块(203)、第三输出模块(204)以及第四输出模块(205);其中:所述第一上拉控制模块(101)、第一下拉维持模块(102)、第一下拉模块(106)、第一自举电容模块(103)、第一输出模块(104)以及第二输出模块(105)均电连接于第一节点(Q(n));所述第二上拉控制模块(201)、第二下拉维持模块(202)、第二下拉模块(206)、第二自举电容模块(203)、第三输出模块(204)以及第四输出模块(205)均电连接于第二节点(Q’(n));设m和n均为正整数,除第一级GOA电路重复单元外,在第n级GOA电路重复单元中:所述第一输出模块(104)、第二输出模块(105)、第三输出模块(204)以及第四输出模块(205) ...
【技术特征摘要】
1.一种GOA电路,用于液晶显示面板中,其特征在于,包括级联的多级GOA电路重复单元,每一级GOA电路重复单元均包括:第一上拉控制模块(101)、第一下拉维持模块(102)、第一下拉模块(106)、第一自举电容模块(103)、第一输出模块(104)、第二输出模块(105)、第二上拉控制模块(201)、第二下拉维持模块(202)、第二下拉模块(206)、第二自举电容模块(203)、第三输出模块(204)以及第四输出模块(205);其中:所述第一上拉控制模块(101)、第一下拉维持模块(102)、第一下拉模块(106)、第一自举电容模块(103)、第一输出模块(104)以及第二输出模块(105)均电连接于第一节点(Q(n));所述第二上拉控制模块(201)、第二下拉维持模块(202)、第二下拉模块(206)、第二自举电容模块(203)、第三输出模块(204)以及第四输出模块(205)均电连接于第二节点(Q’(n));设m和n均为正整数,除第一级GOA电路重复单元外,在第n级GOA电路重复单元中:所述第一输出模块(104)、第二输出模块(105)、第三输出模块(204)以及第四输出模块(205)分别接入第m条时钟信号(CKm)、第m+2条时钟信号(CKm+2)、第m+4条时钟信号(CKm+4)、第m+6条时钟信号(CKm+6),并分别利用所述第m条、第m+2条、第m+4条、第m+6条时钟信号依次输出第n条扫描信号(Gn)、第n+2条扫描信号(Gn+2)、第n+4条扫描信号(Gn+4)、第n+6条扫描信号(Gn+6);所述第一上拉控制模块(101)接入上一级第n-1级GOA电路重复单元输出的第n-2条扫描信号(Gn-2),并利用所述第n-2条扫描信号为第一节点(Q(n))充电,以控制第一输出模块和第二输出模块打开进行扫描信号输出;所述第二上拉控制模块(201)接入第n级GOA电路重复单元输出的第n+2条扫描信号(Gn+2),并利用所述第n+2条扫描信号为第二节点(Q’(n))充电,以控制第二输出模块和第三输出模块打开进行扫描信号输出;所述第一下拉模块(106)至少接入第n级GOA电路重复单元输出的第n+4条扫描信号(Gn+4)和恒压低电位(VGL),并在所述n+4条扫描信号的控制下拉低第一节点的电位,以关闭所述第一输出模块和第二输出模块;所述第二下拉模块(206)至少接入下一级第n+1级GOA电路重复单元输出的第n+8条扫描信号(Gn+8)和恒压低电位(VGL),并在所述第第n+8条扫描信号的控制下拉低第二节点(Q’(n))的电位,以关闭第三和第四输出模块;所述第一下拉维持模块(102)至少接入第一扫描控制信号、第二扫描控制信号、第m+4条时钟信号(CKm+4)、第m+6条时钟信号(CKm+6),并在所述第一扫描控制信号、第二扫描控制信号、第m+4条时钟信号、第m+6条时钟信号以及第一节点的控制下,拉低第n条扫描信号(Gn)和第n+2条扫描信号(Gn+2)的电位;所述第二下拉维持模块(202)至少接入第一扫描控制信号、第二扫描控制信号、第m条时钟信号(CKm)、第m+2条时钟信号(CKm+2),并在所述第一扫描控制信号、第二扫描控制信号、第m条时钟信号、第m+2条时钟信号以及第二节点的控制下,拉低第n+4条扫描信号(Gn+4)和第n+6条扫描信号(Gn+6)的电位;所述第一扫描控制信号、第二扫描控制信号相位相反。2.如权利要求1所述的电路,其特征在于,除第一级GOA电路重复单元外,在第n级GOA电路重复单元中:所述第一上拉控制模块(101)包括:第十薄膜晶体管(T10)和第十电容(C10),所述第十薄膜晶体管的栅极接入上一级第n-1级GOA电路重复单元输出的第n-2条扫描信号(Gn-2),其源极接第一扫描控制信号,其漏极电连接第一节点(Q(n)),所述第十电容(C10)一端接所述第十薄膜晶体管(T10)的栅极,另一端连接恒压低电压;所述第二上拉控制模块(201)包括:第二十薄膜晶体管(T20)和第二十电容(C20),所述第二十薄膜晶体管的栅极接入第n级GOA电路重复单元输出的第n+2条扫描信号(Gn+2),其源极接第一扫描控制信号,其漏极电连接第二节点(Q’(n)),所述第二十电容(C20)一端接所述第二十薄膜晶体管(T20)的栅极,另一端连接恒压低电位。3.如权利要求2所述的GOA电路,其特征在于,在第一级GOA电路重复单元中,所述第十薄膜晶体管(T10)的栅极接入电路起始信号(STV)。4.如权利要求1至3任一项所述的GOA电路,其特征在于,所述第一输出模块(104)包括:第三十薄膜晶体管(T30)、第三十一薄膜晶体管(T31)以及第三十二薄膜晶体管(T32),所述第三十薄膜晶体管(T30)源极电连接第一节点Q(n),其栅极连接恒压高电位;所述第三十一薄膜晶体管(T31)栅极连接所述第三十薄膜晶体管的漏极,其漏极接入第m条时钟信号(CKm);所述第三十二薄膜晶体管(T30)的栅极连接第三节点(P(n)),其源极连接恒压低电位,其漏极与所述第三十一薄膜晶体管(T31)的源极相连接,并电连接于第n级GOA电路重复单元输出的第n条扫描信号(Gn);所述第二输出模块(105)包括:第三十三薄膜晶体管(T33)、第三十四薄膜晶体管(T34)以及第三十五薄膜晶体管(T35),所述第三十三薄膜晶体管(T33)源极电连接第一节点(Q(n)),其栅...
【专利技术属性】
技术研发人员:管延庆,
申请(专利权)人:武汉华星光电技术有限公司,
类型:发明
国别省市:湖北,42
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。