The present application discloses a gate drive circuit and a display device. The gate driving circuit for driving display includes a multi-level gate gate line corresponding to the panel of the drive unit, both ends of each level gate drive unit auxiliary level, gate drive unit includes a pre charge module, according to the first pulse signal and a first clock signal of the first node voltage, the first transistor, produce drop the first gate driving signal, the second clock signal and module according to the voltage of the first node, according to a second pulse signal, the third clock signal and a fourth clock signal down signal, the first signal drop gate gate driving signal down cost level gate drive unit outputs a drive signal of the stable module, the first node and the gate gate the drive unit output drive signal is maintained at a low level. The invention provides a lossless input system, which ensures the transfer of the gate signal and saves the layout space to ensure the design of the narrow border.
【技术实现步骤摘要】
栅极驱动电路及其显示装置
本专利技术涉及显示
,更具体地,涉及栅极驱动电路及其显示装置。
技术介绍
显示装置一般包括显示面板、栅极驱动电路和源极驱动电路。其中,液晶显示面板与驱动电路的基本工作原理为:栅极驱动电路通过与栅极线电性连接的上拉晶体管向栅极线送出栅极驱动信号,依序将每一行的TFT打开,然后由源极驱动电路同时将一整行的像素单元充电到各自所需的电压,以显示不同的灰阶。即首先由第一行的栅极驱动电路通过其上拉晶体管将第一行的额薄膜开关管打开,然后由源极驱动电路对第一行的像素单元进行充电。第一行的像素单元充好电时,栅极驱动电路将该行薄膜晶体管关闭,然后第二行的栅极驱动电路通过其上拉晶体管将第二行的薄膜晶体管打开,再由源极驱动电路对第二行的像素单元进行充放电。如此依序下去,当充好最后一行的像素单元,便又重新从第一行开始充电。现有的栅极驱动电路,输入晶体管的栅极一般会由栅极输出信号或时钟信号控制,其电位最高只能达到VGH,不能将传递信号的电位充至理想高度,由VGH控制栅极开启晶体管进行信号输入会使信号发生损耗,不利于栅极信号稳定传递。图1示出现有技术的栅极驱动电 ...
【技术保护点】
一种栅极驱动电路,其特征在于,包括分别用于驱动显示面板上的一条对应的栅极线的多级栅极驱动单元,每级栅极驱动单元的两端有辅助级,所述栅极驱动单元包括:预充电模块,用于根据第一脉冲信号、第一时钟信号提供所述第一节点的电压;以及第一晶体管,用于根据所述第二时钟信号和所述第一节点的电压产生第一栅极驱动信号;以及下拉模块,用于根据第二脉冲信号、第三时钟信号以及第四时钟信号产生第一下拉信号和第二下拉信号,所述第一下拉信号和所述第二下拉信号将所述第一栅极驱动信号下拉形成本级栅极驱动单元输出的栅极驱动信号;以及稳定模块,用于将所述第一节点和所述本级栅极驱动单元输出的栅极驱动信号维持在低电平。
【技术特征摘要】
1.一种栅极驱动电路,其特征在于,包括分别用于驱动显示面板上的一条对应的栅极线的多级栅极驱动单元,每级栅极驱动单元的两端有辅助级,所述栅极驱动单元包括:预充电模块,用于根据第一脉冲信号、第一时钟信号提供所述第一节点的电压;以及第一晶体管,用于根据所述第二时钟信号和所述第一节点的电压产生第一栅极驱动信号;以及下拉模块,用于根据第二脉冲信号、第三时钟信号以及第四时钟信号产生第一下拉信号和第二下拉信号,所述第一下拉信号和所述第二下拉信号将所述第一栅极驱动信号下拉形成本级栅极驱动单元输出的栅极驱动信号;以及稳定模块,用于将所述第一节点和所述本级栅极驱动单元输出的栅极驱动信号维持在低电平。2.根据权利要求1所述的栅极驱动电路,其特征在于,所述每级栅极驱动单元的首末两端各有两级辅助级,所述辅助级为第一缓冲信号和第二缓冲信号提供高电压,所述辅助级的输出信号不输出至显示面板。3.根据权利要求2所述的栅极驱动电路,其特征在于,所述输入模块包括第一开关管,所述第一开关管的第一控制端接收所述第一缓冲信号,第一通路端接收所述第一时钟信号。4.根据权利要求1或2所述的栅极驱动电路,其特征在于,所述输出模块包括第二开关管和第一电容,第二开关管的第二控制端连接第一开关管的第二通路端,第二开关管的第三通路端接收第二时钟信号,第二开关管的第四通路输出所述本级栅极驱动单元的栅极驱动信号,第一电容的第一端连接第二开关管的第二控制端,所述第一电容为所述第二开关管的第四通路端与第二控制端之间的寄生电容。5.根据权利要求1或2所述的栅极驱动电路,其特征在于,所述下拉模块包括第三开关管、第四开关管和第六开关管,第三开关管的第三控制端接收第二缓冲信号,第三开关管的第五通路端连接第一开关管的第二通路端,第三开关管的第六通路端接收第三时钟信号,第四开关管的第四控制端...
【专利技术属性】
技术研发人员:陈龙,蒋旭,
申请(专利权)人:昆山龙腾光电有限公司,
类型:发明
国别省市:江苏,32
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。