打印机兼容芯片的同步传输电路及同步方法技术

技术编号:17032328 阅读:266 留言:0更新日期:2018-01-13 19:04
本发前涉及一种打印机兼容芯片的同步传输电路,其包括一微处理器(MCU)设置于打印机端与原厂芯片之间,其中该打印机端的时钟线(SCLK)并联至该微处理器(MCU)及该原厂芯片的时钟脚位,该打印机端的数据线(SDA)连接至该微处理器(MCU)再经由该微处理器(MCU)连接至该原厂芯片的数据脚位。

【技术实现步骤摘要】
打印机兼容芯片的同步传输电路及同步方法
本专利技术有关于一种打印机兼容芯片的同步传输电路及同步方法,特别是指一种令打印机兼容芯片与原厂芯片同步处理命令以节省传输时间的打印机兼容芯片的同步传输电路及同步方法。在先在技术打印机的通讯协议涵盖多种已知或未知的协议,在已知的协议上包含I2C(Inter-IntegratedCircuit)通讯协议、SPI通讯协议以及宽窄比通讯协议等等,这些协议均是利用一只或多只频率(clock)脚位(以下通称为SCLK)、以及一只或多只数据(data)脚位(以下通称为SDA)传输讯号,利用该脚位协同单一个或复数个主、从装置完成数据收送。目前市面上,打印机生产厂商为了维持企业的利润,在墨盒上使用了加密芯片,并在加密芯片中设置特殊的储存单元,该储存单元中的数据溢出后即无法记录任何数据,利用上述的方式防止他人破解芯片、或重复利用已使用过的芯片。由于上述的情况,导致耗材没法被再生使用,同时兼容耗材厂商也没法生产可通用的耗材,使得打印机厂商得以垄断市场、限制竞业竞争,造成消费者无法选择其他更符合自身需求的耗材。针对上述的问题,目前市场上可行的方式为配合原厂芯片另外设置一兼容芯片,利用原厂芯片进行验证,并利用兼容芯片取代原厂芯片执行数据储存的功能。具体而言,目前市场上可见的方式是在打印机及原厂芯片之间加装一兼容芯片,当打印机送出命令时,兼容芯片接收该打印机所有的数据,然后判别数据内容是否要自己响应或由原厂芯片响应(验证),如果可自己响应则兼容芯片自行回复打印机,若需要原厂芯片响应,则把收到的数据发送给原厂芯片,并将原厂芯片处理过后的密钥收回,再传送至打印机。惟,上述的传输方式均需要经过兼容芯片预先进行处理,始能将讯号传送至打印机端或原厂芯片,这会造成传输的延迟,此外,打印机的第一次验证由于必须先经由兼容芯片进行处理并传送至后端的原厂芯片,因此第一次验证势必一定会失败而必须进行二次以上的验证,因而增加了两倍甚至两倍以上的传输时间。
技术实现思路
本专利技术的主要目的,在于解决习知技术中藉由原厂芯片进行验证时,由于兼容芯片与原厂芯片无法同步,造成增加两倍甚至两倍以上传输时间的缺失。为达到上述目的,本专利技术提供一种打印机兼容芯片的同步传输电路,包括一微处理器(MCU)设置于打印机端与原厂芯片之间,其中该打印机端的时钟线(SCLK)并联至该微处理器(MCU)及该原厂芯片的时钟脚位,该打印机端的数据线(SDA)连接至该微处理器(MCU)再经由该微处理器(MCU)连接至该原厂芯片的数据脚位。进一步地,该打印机端经由该时钟线(SCLK)同时传送时钟讯号至该微处理器(MCU)及该原厂芯片的时钟脚位以进行同步,该微处理器(MCU)由该时钟讯号触发并接通该数据线(SDA)及该原厂芯片的数据脚位,并判别接受到的命令是否为验证命令,于确认该命令为验证命令时,由该原厂芯片将验证讯号回传至该打印机端。进一步地,该打印机端经由双方的通讯协议透过该时钟线(SCLK)与该数据线(SDA)收发命令及数据。进一步地,该微处理器(MCU)于判别该命令为控制命令时,则该微处理器(MCU)断开该数据线及后方的该原厂芯片的连接,直接经由该微处理器(MCU)接管该打印机端的该数据线(SDA)接收并处理该控制命令,以基于该控制命令执行读取或写入。本专利技术的另一目的,在于提供一种打印机兼容芯片的同步方法,包括:同时将打印机端的时钟讯号馈入微处理器及原厂芯片,以令该微处理器及该原厂芯片同步;该微处理器(MCU)经由该时钟讯号触发并接通该数据线(SDA)及该原厂芯片;该微处理器(MCU)经由该数据线(SDA)判别接受到的命令是否为验证命令;以及于确认该命令为验证命令时,由该原厂芯片将验证讯号回传至该打印机端。进一步地,该打印机端经由双方的通讯协议透过该时钟线(SCLK)与该数据线(SDA)收发命令及数据。进一步地,该微处理器(MCU)于判别该命令为控制命令时,则该微处理器(MCU)断开该数据线及后方的该原厂芯片的连接,直接经由该微处理器(MCU)接管该打印机端的数据线(SDA)接收并处理该控制命令,以基于该控制命令执行读取或写入。是以,本专利技术比起习知技术具有以下优势功效:本专利技术的串接方式可以缩短数据传输时间,让整个线路上的运作时间与未串接的状态相同,让打印机及原厂芯片达到同步传输的效果。附图说明图1,为本专利技术打印机兼容芯片的同步传输电路的方块示意图(一)。图2,为本专利技术打印机兼容芯片的同步传输电路的方块示意图(二)。图3,为本专利技术打印机兼容芯片的同步方法的流程示意图。符号说明100同步传输电路10墨盒20打印机端21时钟线22数据线11微处理器111时钟脚位112A数据脚位112B数据脚位12原厂芯片121时钟脚位122数据脚位步骤S01-步骤S06实施方式有关本专利技术的详细说明及
技术实现思路
,现就配合图式说明如下。再者,本专利技术中的图式,为说明方便,其比例未必照实际比例绘制,该等图式及其比例并非用以限制本专利技术的范围,在此先行叙明。于本专利技术中所述的时钟线、时钟脚位、数据线、数据脚位并不限于一只,举凡时钟线、时钟脚位、数据线、数据脚位数量的扩充或增加均属于本专利技术所欲保护的范围。以下针对本专利技术举一较佳实施态样进行说明。请先参阅「图1」,本专利技术打印机兼容芯片的同步传输电路的方块示意图(一),如图所示:本专利技术提供一种打印机兼容芯片的同步传输电路100,用于墨盒10上,并于墨盒10安装于打印机端20时与打印机端20的输出入端子构成同步传输电路。所述的同步传输电路主要包括一微处理器11(MicroControlUnit,MCU),该微处理器11设置于打印机端20与原厂芯片12之间,与该打印机端20及该原厂芯片12构成串联回路。具体而言,所述的微处理器11与该原厂芯片12及电路构成单一模块,安装于墨盒10上,电性结合于该墨盒10上的电性接点(或连接器),于该墨盒10安装于打印机端20时,墨盒10上的电性接点与该打印机端20的导通点电性连接,藉此与打印机端20的电路构成所述的串联回路。所述的微处理器11连接至储存单元,用以存取并执行该储存单元内的数据。于本较佳实施态样中,所述的微处理器11与该储存单元共构为一处理器,于本专利技术中不予以限制。所述的原厂芯片12为原厂出产的芯片,该原厂芯片12与该打印机端20对应,当接收到该打印机端20的验证讯息时,该原厂芯片12可根据密码校验算法基于该验证讯息进行计算,以将计算后获得的密码校验结果经由微处理器11回传至打印机端20以完成验证。其中,该打印机端20的时钟线21(SCLK)并联至该微处理器11及该原厂芯片12的时钟脚位111、121,藉以使该微处理器11及该原厂芯片12同步;该打印机端20的数据线22(SDA)连接至该微处理器11的数据脚位112A再经由该微处理器11的数据脚位112B连接至该原厂芯片12的数据脚位122,藉此构成同步传输电路。以下针对本专利技术的工作原理配合图式进行详细说明,请参阅「图2」,为本专利技术打印机兼容芯片的同步传输电路的方块示意图(二),如图所示:该打印机端20的时钟线21(SCLK)并联至该微处理器11及该原厂芯片12的时钟脚位111、121,因此该打印机端20可经由时钟线21(SCLK)同时传送时本文档来自技高网
...
打印机兼容芯片的同步传输电路及同步方法

【技术保护点】
一种打印机兼容芯片的同步传输电路,包括一微处理器(MCU)设置于打印机端与原厂芯片之间,其特征在于,该打印机端的时钟线(SCLK)并联至该微处理器(MCU)及该原厂芯片的时钟脚位,该打印机端的数据线(SDA)连接至该微处理器(MCU),再经由该微处理器(MCU)连接至该原厂芯片的数据脚位。

【技术特征摘要】
1.一种打印机兼容芯片的同步传输电路,包括一微处理器(MCU)设置于打印机端与原厂芯片之间,其特征在于,该打印机端的时钟线(SCLK)并联至该微处理器(MCU)及该原厂芯片的时钟脚位,该打印机端的数据线(SDA)连接至该微处理器(MCU),再经由该微处理器(MCU)连接至该原厂芯片的数据脚位。2.如申请专利范围第1项所述的打印机兼容芯片的同步传输电路,其特征在于,该打印机端经由该时钟线(SCLK)同时传送时钟讯号至该微处理器(MCU)及该原厂芯片的时钟脚位以进行同步,该微处理器(MCU)由该时钟讯号触发并接通该数据线(SDA)及该原厂芯片的数据脚位,并判别接受到的命令是否为验证命令,于确认该命令为验证命令时,由该原厂芯片将验证讯号回传至该打印机端。3.如申请专利范围第1项至第2项中任一项所述的打印机兼容芯片的同步传输电路,其特征在于,该打印机端经由双方的通讯协议透过该时钟线(SCLK)与该数据线(SDA)收发命令及数据。4.如申请专利范围第1项至第2项中任一项所述的打印机兼容芯片的同步传输电路,其特征在于,该微处理器(MCU)于判别该命令为控制命令时,则该微处理器(...

【专利技术属性】
技术研发人员:郑宪徽李国彰
申请(专利权)人:珠海美佳音科技有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1