The utility model discloses a parallel sampling pre - channel amplification circuit, which relates to the technical field of a signal processing device. The amplifying circuit comprises a power divider, a voltage follower and impedance conversion circuit, programmable gain amplifier circuit, voltage lifting circuit, ADC module and clock control circuit, the power divider is connected with the input end of the external input analog signal, an output end of the power divider goes through the first voltage follower and the impedance conversion circuit, first programmable gain amplifier circuit, a first voltage lifting circuit and the first ADC module is connected to the input end, another output of the power divider and second end sequentially through a voltage follower impedance converter circuit, second programmable gain amplifier circuit, second voltage lifting circuit and the second ADC module is connected with the input terminal; the clock control circuit for respectively. For the two ADC module provides the input clock. The amplifying circuit has the advantages of simple structure, small volume and low cost.
【技术实现步骤摘要】
并行采样前通道放大电路
本技术涉及信号处理装置
,尤其涉及一种并行采样前通道放大电路。
技术介绍
并行采样技术即使用两片ADC同时对输入模拟信号进行交替采样以提高系统的实时采样率的一种技术。传统的并行采样电路需要系统具有射频功率分配器及锁相环芯片,电路较为复杂,成本较高。
技术实现思路
本技术所要解决的技术问题是如何提供一种结构简单、体积小、成本低的并行采样前通道放大电路。为解决上述技术问题,本技术所采取的技术方案是:一种并行采样前通道放大电路,其特征在于:包括功率分配器、电压跟随及阻抗变换电路、程控增益放大电路、电压抬升电路、ADC模块以及时钟控制电路,所述功率分配器的输入端接外部输入模拟信号,所述功率分配器的一个输出端依次经第一电压跟随及阻抗变换电路、第一程控增益放大电路、第一电压抬升电路与第一ADC模块的输入端连接,所述功率分配器的另一个输出端依次经第二电压跟随及阻抗变换电路、第二程控增益放大电路、第二电压抬升电路与第二ADC模块的输入端连接;所述时钟控制电路的输入端接外部时钟,时钟控制电路用于将外部的输入时钟调理为两路频率完全相同但是相位偏差180度的时钟信 ...
【技术保护点】
一种并行采样前通道放大电路,其特征在于:包括功率分配器、电压跟随及阻抗变换电路、程控增益放大电路、电压抬升电路、ADC模块以及时钟控制电路,所述功率分配器的输入端接外部输入模拟信号,所述功率分配器的一个输出端依次经第一电压跟随及阻抗变换电路、第一程控增益放大电路、第一电压抬升电路与第一ADC模块的输入端连接,所述功率分配器的另一个输出端依次经第二电压跟随及阻抗变换电路、第二程控增益放大电路、第二电压抬升电路与第二ADC模块的输入端连接;所述时钟控制电路的输入端接外部时钟,时钟控制电路用于将外部的输入时钟调理为两路频率完全相同但是相位偏差180度的时钟信号,并分别为两个ADC ...
【技术特征摘要】
1.一种并行采样前通道放大电路,其特征在于:包括功率分配器、电压跟随及阻抗变换电路、程控增益放大电路、电压抬升电路、ADC模块以及时钟控制电路,所述功率分配器的输入端接外部输入模拟信号,所述功率分配器的一个输出端依次经第一电压跟随及阻抗变换电路、第一程控增益放大电路、第一电压抬升电路与第一ADC模块的输入端连接,所述功率分配器的另一个输出端依次经第二电压跟随及阻抗变换电路、第二程控增益放大电路、第二电压抬升电路与第二ADC模块的输入端连接;所述时钟控制电路的输入端接外部时钟,时钟控制电路用于将外部的输入时钟调理为两路频率完全相同但是相位偏差180度的时钟信号,并分别为两个ADC模块提供输入时钟;所述功率分配器用于将输入的模拟信号均匀的分成两路功率一致且无相位偏差的模拟信号;所述电压跟随及阻抗变换电路用于完成50欧姆输入系统和高阻系统的阻抗匹配;程控增益放大电路用于对输入信号进行相应的放大或衰减;电压抬升电路用于将输入的模拟信号调理至合适的输入范围并输入ADC模块;ADC模块用于对模拟信号进行模拟数字转换。2.如权利要求1所述的并行采样前通道放大电路,其特征在于:所述功率分配器包括电阻R1-R5,所述电阻R1的一端为所述功率分配器的信号输入端,所述电阻R1的另一端分为两路,第一路与电阻R2的一端连接,电阻R2的另一端又分为两路,第一路与第一电压跟随及阻抗变换电路的输入端,第二路经电阻R4接地;所述电阻R1的另一端的第二路与电阻R3的一端连接,电阻R3的另一端又分为两路,第一路与第二电压跟随及阻抗变换电路的输入端,第二路经电阻R5接地。3.如权利要求1所述的并行采样前通道放大电路,其特征在于:所述第一电压跟随及阻抗变换电路包括运算放大器U1,所述U1的同相输入端为所述第一电压跟随及阻抗变换电路的输入端,所述U1的反相输入端与所述U1的输出端连接,所述U1的输出端为所述第一电压跟随及阻抗变换电路的输出端;所述第二电压跟随及阻抗变换电路包括运算放大器U2,所述U2的同相输入端为所述第二电压跟随及阻抗变换电路的输入端,所述U2的反相输入端与所述U2的输出端连接,所述U2的输出端为所述第二电压跟随及阻抗变换电路的输出端。4.如权利要求1所述的并行采样前通道放大电路,其特征在于:所述第一程控增益放大电路包括电阻R6、电阻R8、电阻R10-R13、运算放大器U3以及模拟开关组U5,所述U3的同相输入端为所述第一程控增益放大电路的信号输入端,电阻R8的一端与所述U3的同相输入端连接,另一端接地;电阻R6的一端接地,另一端分为两路,第一路与所述U...
【专利技术属性】
技术研发人员:付劲松,白旭,刘福禄,王天星,白学帅,王海涛,张舒钰,陈晓东,
申请(专利权)人:北华航天工业学院,
类型:新型
国别省市:河北,13
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。