The invention discloses an analog delay line digital circuit control circuit, including active analog delay line, digital control circuit and delay calibration loop, analog delay line includes the basic unit by the delay unit and path selection switch circuit, digital control circuit to control the path of the delay line selection switch, signal transmission path change the delay line, the realization of digital delay line change delay; precise control delay calibration loop delay on analog delay line, the external reference clock frequency delay control unit delay time, the delay is not affected by changes in the external environment. The invention has the advantages of digital time delay, strong anti-interference ability, high integration degree, small volume, low cost and easy integration, and is suitable for industrial application.
【技术实现步骤摘要】
数字电路控制的模拟延时线电路
本专利技术涉及电子电路,具体涉及一种数字电路控制的模拟延时线电路。
技术介绍
延时线是一种用于将电信号延迟一段时间的元件或器件,可以在数据传输中实现适当的信号定时。近些年来,高传输速率在通信系统方面已经得到越来越多的重视,延时线电路在高速均衡器和天线阵列系统等应用中扮演了重要的角色。延时线电路目前多采用光器件、MEMS(Micro-Electro-MechanicalSystem,微机电系统)和电子器件等形式实现,相较于前两种方式,利用半导体集成电路方法实现延时线电路,具有体积小、成本低和易于单片集成等优点,在通信领域中受到广泛关注。并且相对于无源器件,采用有源器件作为延时线电路,更加具有成本低、易集成和可调节的特点。但是,有源集成电路易受工艺、电源电压和温度等外界环境变化的影响,抗干扰能力较弱,会引起较大的延时偏差。
技术实现思路
专利技术目的:本专利技术提出一种数字电路控制的模拟延时线电路,通过延时校准环路,能够使有源延时电路不受外界环境变化影响,提高延时精度。技术方案:本专利技术采用的技术方案为一种数字电路控制的模拟延时线电路,包括 ...
【技术保护点】
一种数字电路控制的模拟延时线电路,其特征在于,包括模拟延时线、数字控制电路和延时校准环路,输入信号进入所述模拟延时线,在所述数字控制电路的控制下,模拟延时线将输入信号延时后输出,所述延时校准环路对所述模拟延时线的延时时间进行校准。
【技术特征摘要】
1.一种数字电路控制的模拟延时线电路,其特征在于,包括模拟延时线、数字控制电路和延时校准环路,输入信号进入所述模拟延时线,在所述数字控制电路的控制下,模拟延时线将输入信号延时后输出,所述延时校准环路对所述模拟延时线的延时时间进行校准。2.根据权利要求1所述的数字电路控制的模拟延时线电路,其特征在于,所述模拟延时线包括若干个级联的基本单元对,所述基本单元对由相连的一个延时单元和一个路径选择开关构成,所述数字控制电路控制每个路径选择开关,使基本单元对的输入信号经过或不经过延时单元输出。3.根据权利要求2所述的数字电路控制的模拟延时线电路,其特征在于,所述路径选择开关为双端输入、单端输出的开关结构。4.根据权利要求2所述的数字电路控制的模拟延时线电路,其特征在于,所述延时单元为晶体管负载放大器。5.根据权利要求4所述的数字电路控制的模拟延时线电路,其特征在于,所述延时单元包括第一PMOS管(M1)、第二NMOS管(M2)和第三NMOS管(M3),输入信号从第三NMOS管(M3)栅极输...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。