一种复位延时鉴频鉴相器和一种锁相环频率合成器制造技术

技术编号:16473577 阅读:140 留言:0更新日期:2017-10-29 01:28
本发明专利技术公开了一种复位延时鉴频鉴相器和一种锁相环频率合成器。该复位延时鉴频鉴相器的复位路径中增加有一个基于传输门结构的延时单元,该延时单元,包括逻辑控制单元和多个串联的延时切换单元;每个延时切换单元包括并联的第一支路和第二支路,第一支路包括由多个反相器级联形成的多级反相器和与多级反相器串联的传输门,第二支路包括传输门;逻辑控制单元,用于连接各延时切换单元的第一支路的传输门和第二支路中的传输门,用于提供控制信号,控制每个延时切换单元的第一支路和第二支路中的一个支路导通。本发明专利技术的延时单元可实现多种不同的复位延时,能消除鉴相死区,减小鉴相盲区,提高工作速度,广泛适应于电压、温度、工作频率等参数的变化。

A reset delay frequency discriminator and a PLL Frequency Synthesizer

The invention discloses a reset delay frequency discriminator and a phase-locked loop frequency synthesizer. Reset the reset delay path of the PFD increase based on a delay unit transmission gate structure, the delay unit, including a logic control unit and a plurality of series connected delay switching unit; each delay switching unit comprises a parallel first branch and a second branch, the first branch circuit includes multilevel inverter formed by a plurality of inverters and series inverter with multistage transmission gate, including second branch transmission gate; logic control unit, transmission gate for the first branch connecting the delay switching unit of the transmission gate and the second branch, for providing control signals, a branch control each time delay switching unit and the first branch in the second branches of the guide pass. The time delay unit of the invention can realize a variety of reset delay, can eliminate the dead zone of phase discrimination, reduce the blind zone of phase discrimination, improve the working speed, and is widely adapted to the change of parameters such as voltage, temperature and working frequency.

【技术实现步骤摘要】
一种复位延时鉴频鉴相器和一种锁相环频率合成器
本专利技术涉及集成电路设计
,特别涉及一种复位延时鉴频鉴相器和一种锁相环频率合成器。
技术介绍
电荷泵锁相环(CPPLL)因其易集成、低功耗、低抖动、大频率捕获范围和小静态相位误差等特点而广泛应用于通信、雷达、导航、侦测等设备中,其性能直接决定系统各项指标的好坏。如图1所示,典型CPPLL频率合成器由鉴频鉴相器(PFD)、电荷泵(CP)、环路滤波器(LPF)、压控振荡器(VCO)和可编程分频器(DIV)组成。鉴频鉴相器是电荷泵锁相环的核心部件之一,完成输入参考信号REF与反馈信号FB(即VCO经DIV分频后的信号)频率和相位的检测。图1中所示PFD是一种典型的三态数字鉴频鉴相器结构,因其电路简单,而被广泛应用。该PFD由两个D触发器和一个与非门组成。假设初始状态时,REF和FB都为低电平,当REF上升沿先到来时,第一D触发器被REF信号触发,第一D触发器的输出UP变为高电平。当FB上升沿到来时,第二D触发器被FB信号触发,第二D触发器的输出DN变为高电平。此时UP和DN均为高电平,在与非门作用下,产生复位信号,将两个D触发器复位,使本文档来自技高网...
一种复位延时鉴频鉴相器和一种锁相环频率合成器

【技术保护点】
一种复位延时鉴频鉴相器,包括第一D触发器、第二D触发器、与非门和延时单元;所述第一D触发器和第二D触发器的时钟信号端分别连接参考输入信号和反馈输入信号,信号输出端分别连接所述与非门的两个输入端,复位端分别连接所述延时单元的输出端;所述与非门的输出端与所述延时单元的输入端连接,其特征在于,所述延时单元,包括逻辑控制单元和多个串联的延时切换单元;每个所述延时切换单元包括并联的第一支路和第二支路,所述第一支路包括由多个反相器级联形成的多级反相器和与所述多级反相器串联的传输门,所述第二支路包括传输门;所述逻辑控制单元,用于连接各延时切换单元的第一支路的传输门和第二支路中的传输门,用于提供控制信号,控制...

【技术特征摘要】
1.一种复位延时鉴频鉴相器,包括第一D触发器、第二D触发器、与非门和延时单元;所述第一D触发器和第二D触发器的时钟信号端分别连接参考输入信号和反馈输入信号,信号输出端分别连接所述与非门的两个输入端,复位端分别连接所述延时单元的输出端;所述与非门的输出端与所述延时单元的输入端连接,其特征在于,所述延时单元,包括逻辑控制单元和多个串联的延时切换单元;每个所述延时切换单元包括并联的第一支路和第二支路,所述第一支路包括由多个反相器级联形成的多级反相器和与所述多级反相器串联的传输门,所述第二支路包括传输门;所述逻辑控制单元,用于连接各延时切换单元的第一支路的传输门和第二支路中的传输门,用于提供控制信号,控制每个所述延时切换单元的第一支路和第二支路中的一个支路导通。2.如权利要求1所述的复位延时鉴频鉴相器,其特征在于,在多个串联的所述延时切换单元中,第一支路中的多级反相器的级数,设置为二进制权重关系。3.如权利要求2所述的复位延时鉴频鉴相器,其特征在于,所述延时切换单元设置为串联的三个,三个串联的延...

【专利技术属性】
技术研发人员:江平
申请(专利权)人:中国电子科技集团公司第三十六研究所
类型:发明
国别省市:浙江,33

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1