液晶像素电路及其驱动方法与液晶显示面板技术

技术编号:16151745 阅读:25 留言:0更新日期:2017-09-06 17:44
本申请一种液晶像素电路及其驱动方法与液晶显示面板,液晶像素电路包括多个以矩阵方式排列的像素单元,每一像素耦接相应的数据线与栅极线。每一像素单元包括分布在主、子像素区域,并与数据线与栅极线电性耦接的第一开关组件、第二开关组件与电荷分享开关。其中,第n+1行所述像素单元的所述第一开关组件的控制端、所述第二开关组件的控制端、与第n行所述像素单元的所述电荷分享开关的控制端是电性耦接至第n+1条栅极线。所提及的驱动方法则用以驱动上述的液晶像素电路。

【技术实现步骤摘要】
液晶像素电路及其驱动方法与液晶显示面板
本申请涉及一种液晶像素电路及其驱动方法,尤其涉及一种主、子像素采用共享栅极线路的液晶像素电路及其驱动方法与液晶显示面板。
技术介绍
在液晶显示器中,有时为达到低色偏(LowColorShift,LCS)的规格,会采用一种采取电荷分享式的(ChargeSharing)画素设计方式。此方式是使像素单元中的多个电容在彼此之间进行电荷分享,是一种为了解决色偏问题而衍生出来的技术。此种设计方式将像素单元分为主像素(Main)与子像素(Sub)两区域。主像素包括第一开关组件,电性耦接相对应的数据线与栅极扫描充能线(GateChargeLine)。子像素包括第二开关组件及电荷共享开关,第二开关组件电性耦接相对应的数据线与栅极扫描充能线,电荷共享开关还连接栅极扫描分享线(GateShareLine),此等开关组件一般为薄膜晶体管(ThinFilmTransistor,TFT)组件。当栅极扫描充能线开启时,第一、二开关组件分别对主像素与子像素充电。之后,栅极扫描充能线关闭,栅极扫描分享线开启。此时电荷共享开关打开将子像素的电容的电荷与电荷共享开关的共享电容中的电荷做重新分布,最后使主像素与子像素的电位重新分配而达到低色偏的效果。一般设计是将栅极扫描充能线与栅极扫描分享线的信号走线独立控制,如需关闭电荷分享功能时可将栅极扫描分享线关闭(像是切换至低电压,如VGL)使电荷共享开关关闭。但此方式会增加约一倍栅极集成电路(GateIC)与覆晶薄膜(ChipOnFlex,ChipOnFilm,COF)使用量。而且栅极扫描分享线所占面积相对较高,进而会降低像素开口率。
技术实现思路
为了解决上述技术问题,本申请的目的在于,提供一种采用共享栅极线路且维持电荷共享的液晶像素电路及其驱动方法与液晶显示面板。本申请的目的及解决其技术问题是采用以下技术方案来实现的。依据本申请提出的一种液晶像素电路,包括:多个以矩阵方式排列的像素单元,每一像素单元耦接相应的数据线与栅极线,且每一像素包括:主像素,包括:第一开关组件,具有第一通路端、第二通路端及控制端,所述第一开关组件的第一通路端电性耦接至所述数据线,所述第一开关组件的控制端电性耦接至所述栅极线;及,第一储存组件,电性耦接至所述第一开关组件的第二通路端;以及,子像素,包括:第二开关组件,具有第一通路端、第二通路端及控制端,所述第二开关组件的控制端电性耦接至所述栅极线,所述第二开关组件的第一通路端电性耦接至所述数据线;第二储存组件,电性耦接至所述第二开关组件的第二通路端;电荷分享开关,具有第一通路端、第二通路端及控制端,且所述电荷分享开关的第二通路端电性耦接至所述第二开关组件的第二通路端;及,第三储存组件,电性耦接至所述电荷分享开关的第一通路端;其中,第n+1行所述像素单元的所述第一开关组件的控制端、所述第二开关组件的控制端、与第n行所述像素单元的所述电荷分享开关的控制端是电性耦接至第n+1条栅极线。本申请解决其技术问题还可采用以下技术措施进一步实现。在本申请的一实施例中,第n条栅极线及所述第n+1条栅极线提供的控制信号是在不同时间使能。在本申请的一实施例中,第n条栅极线为所述栅极扫描充能线以提供栅极扫描脉冲信号,所述第n+1条栅极线为栅极扫描分享线以提供电荷分享栅极扫描脉冲信号。在本申请的一实施例中,所述栅极扫描脉冲信号与所述电荷分享栅极扫描脉冲信号的脉冲宽度相等。在本申请的一实施例中,所述栅极扫描脉冲信号比所述电荷分享栅极扫描脉冲信号提前一个脉冲宽度。在本申请的一实施例中,所述第n条栅极线提供栅极扫描脉冲信号,第n行所述像素单元的所述第一开关组件与所述第二开关组件打开,电荷分享开关关闭;所述第n条栅极线消能,所述第n+1条栅极线提供电荷分享栅极扫描脉冲信号时,第n行所述像素单元的所述电荷分享开关打开;所述第n+1条栅极线消能后提供分享栅极扫描脉冲信号时,第n+1行所述像素单元的所述第一开关组件与所述第二开关组件打开,第n+1行所述像素单元的所述电荷分享开关关闭。在本申请的一实施例中,所述第一储存组件包括第一液晶电容与第一储存电容,所述第一储存组件接于所述第一开关组件的第二通路端与共享电压之间。在本申请的一实施例中,所述第二储存组件包括第二液晶电容与第二储存电容,所述第二储存组件接于所述第二开关组件的第二通路端与共享电压之间。在本申请的一实施例中,所述第三储存组件包括第三储存电容,所述第三储存组件接于所述电荷分享开关的第一通路端与共享电压之间。本申请的另一目的为一种像素驱动方法,每一像素单元以矩阵方式排列并耦接相应的数据线与栅极线,所述驱动方法包括:当第n条栅极线提供栅极扫描脉冲信号,第n行所述像素单元的第一开关组件与第二开关组件打开,第n行所述像素单元的电荷分享开关关闭;当所述第n条栅极线消能,第n+1条栅极线提供电荷分享栅极扫描脉冲信号时,第n行所述像素单元的电荷分享开关打开;以及,当所述第n+1条栅极线消能后提供分享栅极扫描脉冲信号时,第n+1行所述像素单元的第一开关组件与第二开关组件打开,第n+1行所述像素单元的电荷分享开关关闭。本申请的又一目的为一种液晶显示面板,包括:第一基板;第二基板;液晶层,形成于所述第一基板及所述第二基板之间;以及所述的液晶像素电路,形成于所述第一基板或所述第二基板上。本申请可以在维持电荷共享的前提,于电荷分享式的画素设计时简化像素走线设计,仅利用一条栅极扫描线同时做到栅极充能与栅极电荷分享,减少栅极集成电路与覆晶薄膜使用量,同时增加像素开口率。其次此本申请技术可使用于多种类型的液晶显示面板的制程中,适用性较高。附图说明图1a为范例性的液晶像素电路的局部结构示意图。图1b为范例性的液晶像素电路的像素单元等效电路示意图。图2a为显示本申请一实施例的液晶像素电路的局部结构示意图。图2b为显示本申请一实施例的液晶像素电路的像素单元等效电路示意图。具体实施方式以下各实施例的说明是参考附加的图式,用以例示本申请可用以实施的特定实施例。本申请所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本申请,而非用以限制本申请。附图和说明被认为在本质上是示出性的,而不是限制性的。在图中,结构相似的单元是以相同标号表示。另外,为了理解和便于描述,附图中示出的每个组件的尺寸和厚度是任意示出的,但是本申请不限于此。另外,在说明书中,除非明确地描述为相反的,否则词语“包括”将被理解为意指包括所述组件,但是不排除任何其它组件。此外,在说明书中,“在......上”意指位于目标组件上方或者下方,而不意指必须位于基于重力方向的顶部上。为更进一步阐述本申请为达成预定专利技术目的所采取的技术手段及功效,以下结合附图及较佳实施例,对依据本申请提出的一种液晶像素电路及其驱动方法与液晶显示面板,其具体实施方式、结构、特征及其功效,详细说明如后。在一些实施例中,本申请的液晶像素电路所适用的液晶显示面板可为广角型液晶显示面板。图1a为范例性的液晶像素电路的局部结构示意图,图1b为范例性的液晶像素电路的像素单元等效电路示意图。如图1a,为了增大视角,例如将像素本文档来自技高网
...
液晶像素电路及其驱动方法与液晶显示面板

【技术保护点】
一种液晶像素电路,其特征在于,包括:多个以矩阵方式排列的像素单元,每一像素耦接相应的数据线与栅极线,且每一像素单元包括:主像素,包括:第一开关组件,具有第一通路端、第二通路端及控制端,所述第一开关组件的第一通路端电性耦接至所述数据线,所述第一开关组件的控制端电性耦接至所述栅极线;及第一储存组件,电性耦接至所述第一开关组件的第二通路端;以及子像素,包括:第二开关组件,具有第一通路端、第二通路端及控制端,所述第二开关组件的控制端电性耦接至所述栅极线,所述第二开关组件的第一通路端电性耦接至所述数据线;第二储存组件,电性耦接至所述第二开关组件的第二通路端;电荷分享开关,具有第一通路端、第二通路端及控制端,且所述电荷分享开关的第二通路端电性耦接至所述第二开关组件的第二通路端;及第三储存组件,电性耦接至所述电荷分享开关的第一通路端;其中,第n+1行所述像素单元的所述第一开关组件的控制端、所述第二开关组件的控制端、与第n行所述像素单元的所述电荷分享开关的控制端是电性耦接至第n+1条栅极线。

【技术特征摘要】
1.一种液晶像素电路,其特征在于,包括:多个以矩阵方式排列的像素单元,每一像素耦接相应的数据线与栅极线,且每一像素单元包括:主像素,包括:第一开关组件,具有第一通路端、第二通路端及控制端,所述第一开关组件的第一通路端电性耦接至所述数据线,所述第一开关组件的控制端电性耦接至所述栅极线;及第一储存组件,电性耦接至所述第一开关组件的第二通路端;以及子像素,包括:第二开关组件,具有第一通路端、第二通路端及控制端,所述第二开关组件的控制端电性耦接至所述栅极线,所述第二开关组件的第一通路端电性耦接至所述数据线;第二储存组件,电性耦接至所述第二开关组件的第二通路端;电荷分享开关,具有第一通路端、第二通路端及控制端,且所述电荷分享开关的第二通路端电性耦接至所述第二开关组件的第二通路端;及第三储存组件,电性耦接至所述电荷分享开关的第一通路端;其中,第n+1行所述像素单元的所述第一开关组件的控制端、所述第二开关组件的控制端、与第n行所述像素单元的所述电荷分享开关的控制端是电性耦接至第n+1条栅极线。2.如权利要求1所述的液晶像素电路,其特征在于,第n条栅极线及所述第n+1条栅极线提供的控制信号是在不同时间使能。3.如权利要求1所述的液晶像素电路,其特征在于,第n条栅极线为栅极扫描充能线以提供栅极扫描脉冲信号,所述第n+1条栅极线为栅极扫描分享线以提供电荷分享栅极扫描脉冲信号。4.如权利要求3所述的液晶像素电路,其特征在于,所述栅极扫描脉冲信号与所述电荷分享栅极扫描脉冲信号的脉冲宽度相等。5.如权利要求3所述的液晶像素电路,其特征在于,所述栅极扫描脉冲信号比所述电荷分享栅极扫描脉冲信号提前一个脉冲宽度。6.如权利要求3所述的液晶...

【专利技术属性】
技术研发人员:陈猷仁
申请(专利权)人:惠科股份有限公司重庆惠科金渝光电科技有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1