一种基于服务器CPU的SRIO接口固态硬盘的装置制造方法及图纸

技术编号:15895176 阅读:110 留言:0更新日期:2017-07-28 19:45
本发明专利技术公开一种基于服务器CPU的SRIO接口固态硬盘的装置,涉及电子领域,其结构主要包括服务器CPU、SRIO/PCIe转换芯片、服务器PCH桥片、DDR4缓存(DDR4 SRAM)和mSATA SSD存储阵列;通过服务器CPU的PCIe X 4接口外接IDT SRIO/PCIe转换芯片TSI721实现对外SRIO接口;服务器CPU再通过服务器PCH桥片(C606/C608)外挂管理8个mSATA SSD存储阵列,以达到高速率大容量的SRIO接口固态硬盘。本发明专利技术硬件电路设计简单,仅需要设计服务器CPU外围电路,成本不高;具有读写速率高、存储容量大、成本低、抗震性强等特点。

Device for SRIO interface solid state hard disk based on server CPU

The invention discloses a device for SRIO interface solid state disk server based on CPU, which relates to the electronic field, the structure mainly includes CPU server, SRIO/PCIe server, PCH conversion chip, DDR4 bridge chip cache (DDR4 SRAM) and mSATA SSD memory array; through the PCIe X server CPU 4 interface with IDT SRIO/PCIe conversion chip TSI721 to realize the external SRIO interface; CPU server through the PCH server bridge chip (C606/C608) plug-in management 8 mSATA SSD memory array, SRIO interface to achieve the SSD high rate and large capacity. The hardware circuit design of the invention is simple, and only needs to design the peripheral circuit of the server CPU, the cost is not high, the read-write rate is high, the storage capacity is large, the cost is low, and the seismic resistance is strong and so on.

【技术实现步骤摘要】
一种基于服务器CPU的SRIO接口固态硬盘的装置
本专利技术涉及电子领域,具体的说是一种基于服务器CPU的SRIO接口固态硬盘的装置。
技术介绍
随着高性能嵌入式系统的不断发展,芯片间及板间互连结构对带宽、成本、灵活性及可靠性的要求越来越高。传统的互连方式,如处理器总线、PCI总线和以太网,都难以满足新的需求。针对嵌入式系统的需求以及传统互连方式的局限性,制定了RapidIO标准,该标准具备如下特点:适用于嵌入式系统机框内高速互连应用;简化协议及流控机制,限制软件复杂度,使得纠错重传机制乃至整个协议栈易于用硬件实现;提高打包效率,减小传输时延;减少管脚,降低成本;简化交换芯片的实现,避免交换芯片中的包类型解析;分层协议结构,支持多种传输模式,支持多种物理层技术,灵活且易于扩展。SRIO接口是面向串行背板、DSP和相关串行数据平面连接应用的串行RapidIO接口。基于SRIO的所具备的上述这些特点,将SSD设计为SRIO接口,方便挂载到SRIO接口的系统上去。
技术实现思路
本专利技术针对目前技术发展的需求和不足之处,提供一种基于服务器CPU的SRIO接口固态硬盘的装置。本专利技术所述一种基于服务器CPU的SRIO接口固态硬盘的装置,解决上述技术问题采用的技术方案如下:所述基于服务器CPU的SRIO接口固态硬盘的装置,其结构主要包括服务器CPU、SRIO/PCIe转换芯片、服务器PCH桥片、DDR4缓存(DDR4SRAM)和mSATASSD存储阵列;其中,所述服务器CPU设置有相应外围电路,服务器CPU的PCIeX4接口外接SRIO/PCIe转换芯片实现对外SRIO接口,服务器CPU与DDR4缓存连接,将接收到的数据暂存在DDR4缓存中;同时,所述服务器CPU与服务器PCH桥片连接交互,数据能够从DDR4缓存发送到服务器PCH桥片;所述服务器PCH桥片外挂管理mSATASSD存储阵列,以达到高速率大容量的SRIO接口固态硬盘。优选的,所述SRIO/PCIe转换芯片采用SRIO/PCIe转换芯片TSI721。优选的,所述服务器PCH桥片采用C606/C608PCH桥片。优选的,所述服务器CPU通过C606/C608PCH桥片能够外挂管理8个mSATASSD存储阵列。本专利技术所述一种基于服务器CPU的SRIO接口固态硬盘的装置,与现有技术相比具有的有益效果是:本专利技术通过服务器CPU的PCIeX4接口外接SRIO/PCIe转换芯片实现对外SRIO接口;服务器CPU再通过服务器PCH桥片外挂管理多个mSATASSD存储阵列,能够达到高速率大容量的SRIO接口固态硬盘;硬件电路设计简单,仅需要设计服务器CPU外围电路,成本不高;具有读写速率高、存储容量大、成本低、抗震性强等特点,具有广阔的应用前景。附图说明附图1为基于服务器CPU的SRIO接口固态硬盘的装置的示意框图。具体实施方式为使本专利技术的目的、技术方案和优点更加清楚明白,以下结合具体实施例,对本专利技术所述一种基于服务器CPU的SRIO接口固态硬盘的装置进一步详细说明。针对传统的通信互联结构,难以满足高速可靠的要求,本专利技术提出了一种基于服务器CPU的SRIO接口固态硬盘的装置,通过服务器CPU的PCIeX4接口外接IDTSRIO/PCIe转换芯片TSI721实现对外SRIO接口;服务器CPU再通过服务器PCH桥片(C606/C608)外挂管理8个mSATASSD存储阵列,以达到高速率大容量的SRIO接口固态硬盘。该设计具有读写速率高、存储容量大、成本低、抗震性强等特点,具有广阔的应用前景。实施例:本实施例所述基于服务器CPU的SRIO接口固态硬盘的装置,如附图1所示,其具体结构包括服务器CPU、SRIO/PCIe转换芯片、服务器PCH桥片、DDR4缓存(DDR4SRAM)和mSATASSD存储阵列;其中,所述服务器CPU设置有相应外围电路,服务器CPU的PCIeX4接口外接SRIO/PCIe转换芯片实现对外SRIO接口,服务器CPU与DDR4缓存连接,将接收到的数据暂存在DDR4缓存中;同时,所述服务器CPU与服务器PCH桥片连接交互,数据能够从DDR4缓存发送到服务器PCH桥片;所述服务器PCH桥片外挂管理mSATASSD存储阵列,以达到高速率大容量的SRIO接口固态硬盘。并且,在系统有更高速率要求的情况下,所述服务器CPU能够根据PCIeX4接口个数外接多个SRIO/PCIe接口转换芯片。如附图1所示,本实施例所述SRIO接口固态硬盘的装置中,所述SRIO/PCIe转换芯片采用SRIO/PCIe转换芯片TSI721,通过SRIO/PCIe转换芯片TSI721实现对外SRIOX4接口,且速率能够达到2.5Gbps。如附图1所示,所述服务器PCH桥片采用C606/C608PCH桥片,所述C606/C608PCH桥片最多支持扩展8个SATA2.0接口,则服务器CPU通过服务器PCH桥片(C606/C608)能够外挂管理8个mSATASSD存储阵列。或者,在系统有更高速率要求的情况下,所述基于服务器CPU的SRIO接口固态硬盘的装置,可以更换支持SATA3.0的服务器PCH桥片。通过本实施例所述基于服务器CPU的SRIO接口固态硬盘的装置,使得固态硬盘能够通过SRIOX4与外界交互;将SRIO/PCIe转换芯片TSI721由SRIOX4(单lane支持2.5Gbps)接收到的数据传输到服务器CPU,然后暂存到DDR4缓存,再通过DMA的方式将数据从DDR4缓存发送到服务器PCH桥片,服务器PCH桥片最多支持扩展8个SATA2.0(3Gbps)接口,数据通过这8个扩展口存储到mSATASSD存储阵列,存储容量取决于单个mSATA的容量。可知,本专利技术所述基于服务器CPU的SRIO接口固态硬盘的装置,服务器CPU本身跑操作系统,自带PCIe驱动,PCIe驱动不需要开发;仅需要设计服务器CPU的外围电路,则本专利技术通过简单的硬件电路实现了大容量高速率SRIO存储设计。上述具体实施方式仅是本专利技术的具体个案,本专利技术的专利保护范围包括但不限于上述具体实施方式,任何符合本专利技术的权利要求书的且任何所属
的普通技术人员对其所做的适当变化或替换,皆应落入本专利技术的专利保护范围。本文档来自技高网
...
一种基于服务器CPU的SRIO接口固态硬盘的装置

【技术保护点】
一种报文IP地址匹配电路,其特征在于, 其结构主要包括服务器CPU、SRIO/PCIe转换芯片、服务器PCH桥片、DDR4缓存(DDR4 SRAM)和mSATA SSD存储阵列;其中,所述服务器CPU设置有相应外围电路,服务器CPU的PCIe X4接口外接SRIO/PCIe转换芯片实现对外SRIO接口,服务器CPU与DDR4缓存连接,将接收到的数据暂存在DDR4缓存中;同时,所述服务器CPU与服务器PCH桥片连接交互,数据能够从DDR4缓存发送到服务器PCH桥片;所述服务器PCH桥片外挂管理mSATA SSD存储阵列,以达到高速率大容量的SRIO接口固态硬盘。

【技术特征摘要】
1.一种报文IP地址匹配电路,其特征在于,其结构主要包括服务器CPU、SRIO/PCIe转换芯片、服务器PCH桥片、DDR4缓存(DDR4SRAM)和mSATASSD存储阵列;其中,所述服务器CPU设置有相应外围电路,服务器CPU的PCIeX4接口外接SRIO/PCIe转换芯片实现对外SRIO接口,服务器CPU与DDR4缓存连接,将接收到的数据暂存在DDR4缓存中;同时,所述服务器CPU与服务器PCH桥片连接交互,数据能够从DDR4缓存发送到服务器PCH桥片;所述服务器PCH桥片外挂管理mSATASSD存储阵列,以达到高速率大容量的SRIO接口...

【专利技术属性】
技术研发人员:李朋尹超赵鑫鑫张孝飞
申请(专利权)人:济南浪潮高新科技投资发展有限公司
类型:发明
国别省市:山东,37

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1