一种放大级数可调的运放制造技术

技术编号:15516930 阅读:87 留言:0更新日期:2017-06-04 07:44
本发明专利技术公开了一种放大级数可调的运放,其包括有差分跨导级电路、高增益放大级电路、输出缓存器,所述输入VINP、VINN接于差分跨导级电路,差分跨导级电路接于高增益放大级电路,高增益放大级电路接于输出缓存器,通过输出缓存器最终输出VOUT。本发明专利技术通过对高增益放大级电路与输出缓存器的控制,将运放进行切换,由于运放的差分跨导级电路一直保持不变,可以使得放大级数切换之后的漂移电压变化较小。

【技术实现步骤摘要】
一种放大级数可调的运放
本专利技术属于模拟集成电路
,特别涉及一种放大级数可调的运算放大器。
技术介绍
运算放大器,简称运放,是电子电路领域,特别是模拟电路领域最常用的模块之一。早期的运放用于模拟计算机中,用以实现数学运算功能。运放在模拟电路领域通常以反馈环路的形式实现功能,而无论是用于放大电压、提供大驱动电流或是提高输入信号的信噪比等,都可以归结为稳定电压的功能。运放可以在电路板上用分立器件实现,也可以采用集成电路的形式实现。鉴于性能的优势,目前的运放大多采用集成电路的形式实现。根据放大级数的不同,运放主要分为单级运放、两级运放、多级运放。通常,放大级数越多,放大倍数越大。但是级数的增多也会增多极点,从而改变运放所构成的电路系统的稳定性。通常来说,单级运放含有一个极点,两级运放含有两个极点,多级运放含有三个以上极点。根据反馈系统的理论,当系统中含有一个极点时,系统保持稳定;系统中含有主极点和次极点等两个极点时,如果次极点大于带宽,则反馈系统的相位裕度大于45度,系统保持稳定,否则,系统倾向于振荡。所以在设计思路上,单级运放的反馈环路一般无需考虑稳定性问题,两级运放通过设计将次极点和带宽的距离拉大来保持稳定性,多级运放通过设计零点抵消次极点来保持稳定性。除了放大倍数、稳定性以外,运放还需要考虑驱动能力和输出范围。由于设计了输出级,两级运放和多级运放的驱动能力和输出范围通常比单级运放要大。鉴于以上因素的考虑,两级运放是应用最广泛的结构,单级运放通常应用于驱动电容负载的场合,多级运放用于对放大倍数要求特别高且负载条件特定的场合。所以,在不同的应用场景要选择合适放大级数的运放是集成电路设计者必须考虑的问题。某些通用芯片,例如MCU,应用领域广泛和多变,要求设计者设计适应性较高的模块。例如,同一款芯片上的运放被要求在某些场合快速响应,在某些场合驱动芯片外大电容负载。要驱动片外大电容,通常采用单级运放或主极点在片外的两级运放;而要达到快速响应的要求,通常采用主极点在片内且带宽较大的两级运放。可以看出,无论采用单级、两级、多级运放都难以兼顾这两项性能要求。一种解决方法是设计几个不同结构的运放共用一个输出节点,但是这样做的代价是对芯片面积的浪费,并且选择不同的运放的偏移电压不同,并不是一种最佳的实现方法以最常见的两级运放结构示意图如图1所示,包含差分跨导级实现差分电压输入功能、高增益放大级实现高增益放大功能、输出缓冲级实现大驱动能力等三部分。单级运放不含输出缓冲器,多级运放则是在高增益放大级中使用两级或三级放大器来达到特高增益的目的。一个折叠共源共栅运放如图2所示。参照图1中的运放结构,图3中的差分跨导输入级采用了NMOS管输入对,高增益放大级采用了Cascode结构以获得较大的输出阻抗,输出缓冲器采用了以NMOS作为放大管和PMOS电流源的结构。由于需要将运放的次极点设计到大于运放带宽的位置,该两级运放中使用了米勒电容CC。为了达到稳定的目的,CC的取值与VOUT所连接的负载电容CLOAD有关,一般来说,CLOAD越大,CC也应相应增大,以确保VOUT1为主极点,VOUT为次极点且大于运放带宽。实际应用中,CLOAD的取值一般在几个pF到几个uF不等。而受限于芯片面积和成本,通常CC的大小一般只有几个pF到几十个pF之间,否则芯片内的大部分面积都将被电容所占据,消耗了极大的芯片成本。因此,采用两级运放的负载电容不能太大,一般小于100pF,否则仅仅依靠米勒电容CC难以达到稳定系统的目的。但是,从稳压角度出发,运放连接更大的电容会获得更小的输出电压波动。所以,这是一个设计与使用的矛盾问题。
技术实现思路
基于此,因此本专利技术的首要目地是提供一种放大级数可调的运放,该运放通过对高增益放大级电路与输出缓存器的控制,将运放进行切换,可以使得放大级数切换之后的漂移电压变化较小。本专利技术的另一个目地在于提供一种放大级数可调的运放,该运放仅仅通过开关即可实现,实现简便、成本低廉。为实现上述目的,本专利技术的技术方案为:一种放大级数可调的运放,其包括有差分跨导级电路、高增益放大级电路、输出缓存器,所述输入VINP、VINN接于差分跨导级电路,差分跨导级电路接于高增益放大级电路,高增益放大级电路接于输出缓存器,通过输出缓存器最终输出VOUT。进一步,所述高增益放大级电路与输出缓存器之间设置有放大级数配置开关一(即放大级数配置位1),通过“放大级数配置位1”关闭输出缓冲器,直接将高增益放大级电路的输出VOUT1作为运放最终输出VOUT来实现单级和两级运放的切换。进一步,所述高增益放大级电路中具有一级和两级放大器,且所述一级和两级放大器前设置有放大级数配置开关二(即放大级数配置位2),通过“放大级数配置位2”关闭高增益放大级电路中的一级或两级放大器,从而使多级运放切换成两级运放。还可以通过“放大级数配置位1”和“放大级数配置位2”同时关闭输出缓冲器和高增益放大级中的一级或两级放大器,将运放切换成单级运放。由于运放的差分跨导级电路一直保持不变,可以使得放大级数切换之后的漂移电压变化较小。需要注意的是关闭输出缓冲器,将高增益放大级的输出VOUT1作为运放最终输出VOUT,并不是通过关断输出缓冲器到VOUT的开关同时开启VOUT1到VOUT的开关实现的,输出缓冲器的关断是将其关断至高阻态即可。进一步,高增益放大级电路主要是通过MOS管实现,放大级数配置位1和放大级数配置位2通过开关SW1~7实现,且开关SW1~7均是控制MOS管的栅极,可以使用尺寸较小的开关;其中,输出缓存器的Cascode管MNX2和MPX2的漏极直接连接VOUT,可以避免在输出通路有开关而引入额外的极点或影响瞬态响应。本专利技术所实现的放大级数可调的运放,通过对高增益放大级电路与输出缓存器的控制,将运放进行切换,由于运放的差分跨导级电路一直保持不变,可以使得放大级数切换之后的漂移电压变化较小。且该运放仅仅通过开关即可实现,实现简便、成本低廉。附图说明图1是现有技术实施的运放结构示意图。图2是现有技术所实施折叠共源共栅运放的电路图。图3是本专利技术所实施运放的结构示意图。图4是本专利技术所实施可调放大级数的折叠共源共栅运放的电路图。图5是本专利技术所实施可调放大级数的折叠共源共栅运放工作于两级运放模式的电路图。图6是本专利技术所实施可调放大级数的折叠共源共栅运放工作于单级运放模式的电路图。具体实施方式为了使本专利技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本专利技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本专利技术,并不用于限定本专利技术。如图3所示,为本专利技术提出的放大倍数可调运放的结构示意图,其包括有差分跨导级电路、高增益放大级电路、输出缓存器,所述输入VINP、VINN接于差分跨导级电路,差分跨导级电路接于高增益放大级电路,高增益放大级电路接于输出缓存器,通过输出缓存器最终输出VOUT。在高增益放大级电路与输出缓存器之间设置有放大级数配置开关一(即放大级数配置位1);高增益放大级电路中具有一级和两级放大器,且所述一级和两级放大器前设置有放大级数配置开关二(即放大级数配置位2)。其工作原理是:(1)通过“放大级数配置位1”关闭输出缓冲器,直接将高增益放大级电本文档来自技高网
...
一种放大级数可调的运放

【技术保护点】
一种放大级数可调的运放,其特征在于该运放包括有差分跨导级电路、高增益放大级电路、输出缓存器,所述输入VINP、VINN接于差分跨导级电路,差分跨导级电路接于高增益放大级电路,高增益放大级电路接于输出缓存器,通过输出缓存器最终输出VOUT。

【技术特征摘要】
1.一种放大级数可调的运放,其特征在于该运放包括有差分跨导级电路、高增益放大级电路、输出缓存器,所述输入VINP、VINN接于差分跨导级电路,差分跨导级电路接于高增益放大级电路,高增益放大级电路接于输出缓存器,通过输出缓存器最终输出VOUT。2.如权利要求1所述的放大级数可调的运放,其特征在于所述高增益放大级电路与输出缓存器之间设置有放大级数配置开关一,通过放大级数配置开关一关闭输出缓冲器,直接将高增益放大级电路的输出VOUT1作为运放最终输出VOUT来实现单级和两级运放的切换。3.如权利要求1所述的放大级数可调的运放,其特征在于所述高增益放大级电路中具有一级...

【专利技术属性】
技术研发人员:李弦
申请(专利权)人:芯海科技深圳股份有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1